![]() |
Звоните! (926)274-88-54 Бесплатная доставка. Бесплатная сборка. |
Ассортимент тканей График работы: Ежедневно. С 8-00 до 20-00. Почта: soft_hous@mail.ru |
![]() ![]() ![]() |
Читальный зал --> Программные средства foundation voltage TTL), приведенные на рис. 3.85(c), используются в приложениях, где выходы существенно нагружены по постоянному току, и поэтому напряжение F может достигать 0.4 В, а напряжение V может опускаться до 2.4 В. Расположение логических уровней ТТЛ-схем в нижней части 5-вольтового диапазона в действительности было совершенно случайным. Как показано на рис. 3.85(b) и (с), уровни LVTTL оказалось возможным задать так, чтобы они точно совпадали с уровнями ТТЛ-схем. Таким образом, к выходу схемы с уровнями LVTTL можно без проблем подключать входы ТТЛ-схем до тех пор, пока не нарушаются требования относительно величины выходного тока (/дьтах онгаах)- Аналогично к выходу ТТЛ-схемы можно подключать вход схемы с уровнями LVTTL, за исключением тех случаев, когда подаваемый сигнал превышает напряжение питания V схем с уровнями LVTTL, равное 3.3 В, о чем речь пойдет ниже. 50В 4 44В 1 5В 05В 0.0 В 5.0В GND 2.4 В 2.0B 1.5B 0.8B 0.4 В O.OB VoH V[H Vt Va, Vol OND 3.3B 2.4B 2.0 В 1.5B О.вВ 0.4В O.OB Vcc VoH Vm Vt Va, Vol GND 2.5B 2.0 В 1.7B 1.2B 0.7 В 0.4 В O.OB Vcc VoH V,H Vt ViL Vol GND 1.8B . 1,45B 1.2 В 0.9 В . 0.65 В . 0.45 В O.OB , Vcc Vqh Vm . Vx ViL Vol gnd 5-вольтовые КМОП-схемы 5-вопьтовые ТТЛ-и совмеС1ммые с ТТЛ КМОП-схемы 3.3-вопьтовые схемы с уровнями LVTTL 2.5-вопьтовые КМОП-схемы 1.8-вольтовые КМОП-схемы Рис. 3.85. Сравнение логических уровней: (а) 5-вольтовые КМОП-схемы; (Ь)5-вольтовые ТТЛ-схемы, а таюке совместимые с ТТЛ 5-вольтовые КМОП-схемы; (с) 3.3-вольтовые схемы с уровнями LVTTL; (d) 2.5-вольтовые КМОП-схемы; (е) 1 8-вольтовые КМОП-схемы (GND - земля) *3.13.2. Входы, допускающие напряжение 5 В На входы вентиля не всегда можно подавать напряжение, превышающее напряжение питания V. Эта проблема возникает в том случае, если в системе применяются схемы как 5-вольтовых, так и 3.3-вольтовых логических семейств. Если, напри- ер, 5-вольтовые КМОП-схемы нагружены не сильно, то они вполне могут иметь на выходе 4.9 В, и даже при умеренной нагрузке КМОП- и ТТЛ-схемы обычно Дают на выходе 4.0 В. Такие высокие напряжения могут не понравиться входам 3.3-вольтовых схем. Максимальное напряжение V, которое можно подать на вход, указывается в разделе сообщаемых производителем справочных данных, озаглавленном Пре- дельные значения . Для схем серии НС величина Fj равняется напряжению питания V. Таким образом, если у схемы из этой серии напряжение питания равно 3.3 В, то на ее входы нельзя подавать сигналы с каких бы то ни было выходов 5-вольтовых ТТЛ- или КМОП-схем. С другой стороны, для схем серии VHC напряжение равно 7 В; следовательно, схемы VHC с напряжением питания 3.3 В можно применять для преобразования выходных сигналов 5-вольтовых схем к уровням 3.3-вольтовых устройств для совместного использования с микропроцессорами, блоками памяти и другими устройствами в подсистемах с напряжением питания 3.3 В. Из рис. 3.86 видно, почему на одни входы можно подавать напряжение 5 В, а на другие нельзя. Как показано на рис. 3.86(a), входная цепь схем НС и НСТ, в действительности, содержит два смещенных в обратном направлении фиксирующих диода {clamp diodes), которые мы прежде не показывали: один диод включен между каждым из входов и шиной питания V, а другой - между входом и землей. Назначение этих диодов состоит в том, чтобы с помощью диода D1 шунтировать вход на землю, когда входной сигнал во время переходного процесса становится отрицательным, а с помощью диода D2 замыкать вход на шину питания, когда входной сигнал превышает напряжение питания V. Такие кратковременные всплески могут происходить в результате отражений в линии передачи (см. параграф 11.4). Шунтирование входа на землю на время отрицательных выбросов напряжения или на шину питания Fj,, на время положительных выбросов уменьшает амплитуду и длительность отраженных сигналов. С помощью диода D2 нельзя, конечно, отличить кратковременный положительный выброс от превышения входным напряжением напряжения питания V в течение длительного времени. Следовательно, если выход 5-вольтовой схемы соединен с одним из таких входов, то у этого входа не будет очень большого сопротивления, которое обычно ассоциируется с входом КМОП-схемы. Вместо этого входное сопротивление схемы будет относительно малым, равным сопротивлению смещенного теперь в прямом направлении диода D2, подключенного к шине питания Fpp, по которому потечет большой ток. (а) Vcc (b) \х 1-, СЬ V, D- Рис. 3.86. Входные цепи КМОП-схем: (а) семейство НС, не допускающее появления на входе напряжения, равного 5 В; (Ь) семейство VHC, допускающее появление на входе напряжения, равного 5 В = ov сс -А ча у Рис. 3.87. Выходные цепи КМОП-схем стремя состояниями: (а) выходы схем Не и VHC, не допускающих напряжение 5 В; (Ь) выходы схем LVC, допускающих напряжение 5 В На рис. 3-86(Ь) показан фрагмент КМОП-схемы, на вход которой можно подавать напряжение 5 В. Во входной цепи этой схемы просто отсутствует диод D2; благодаря диоду D1 сохраняется шунтирование входа при отрицательных выбросах напряжения. Такой вид имеет входная цепь в схемах VHC и АНС. Структура входной цепи должна быть такой, как показано на рис. 3.86(b), но этого не достаточно, чтобы вход допускал подачу на него напряжения 5 В. Процесс изготовления микросхем должен включать создание транзисторов, способных выдерживать ббльшие напряжения, чем V. По этой причине в семействе VHC напряжение Fj ограничено величиной 7.0 В. В технологическом процессе изготовления многих специализированных интегральных схем с напряжением питания 3.3 В нет возможности получить входы, допускающие напряжение 5 В, даже если есть желание отказаться от выгод, связанных с диодом D2, который шунтирует вход при положительных всплесках в линии передачи. 3.13.3. Выходы, допускающие напряжение 5 В в случае, когда выходы схем с тремя состояниями с напряжением питания 3.3 В и 5 В подключаются к одной шине, необходимо проверить способность выходных цепей выдерживать напряжение 5 В. Когда выход 3.3-вольтовой схемы находится в третьем состоянии (в состоянии Hi-Z), схема с напряжением питания 5 В может стать источником сигнала, передаваемого по шине и на выходе 3.3-вольтовой схемы может появиться напряжение 5 В. Рис. 3.87 поясняет, почему в этой ситуации некоторые выходные цепи допускают напряжение 5 В, а другие не допускают этого. Как показано на рис. 3.87(a), в обычной КМОП-схеме с тремя состояниями на выходе имеются и-канальный транзистор Q1 между выходом и землей ир-канальный транзистор Q2 между выходом и шиной питания V. Когда выходУнаходится в состоянии Hi-Z, с помощью схемы (не показанной на рисунке) напряжение на затворе транзистора Q1 поддерживается равным примерно О В, а напряжение на затворе транзистора Q2 - примерно равным напряжению питания V, так что оба транзистора закрыты. ООО «Мягкий Дом» - это Отечественный производитель мебели. Наша профильная продукция - это диваны еврокнижка. Каждый диван можем изготовить в соответствии с Вашими пожеланияи (размер, ткань и материал). Осуществляем бесплатную доставку и сборку. Звоните! Ежедневно! (926)274-88-54 Продажа и изготовление мебели. Копирование контента сайта запрещено. Авторские права защищаются адвокатской коллегией г. Москвы. |