![]() |
Звоните! (926)274-88-54 Бесплатная доставка. Бесплатная сборка. |
Ассортимент тканей График работы: Ежедневно. С 8-00 до 20-00. Почта: soft_hous@mail.ru |
![]() ![]() ![]() |
Читальный зал --> Программные средства foundation CLOCK 74x169 > CLK UP/DN LD BNP ENT А В С D QA QB QC QD RCO а 74x04 1 из Q3 L Рис. Х8.13. Q0 Q1 Q2 Q3 8.14.Как будет вести себя счетчик, приведенный на рис. 8.36, если вместо ИС 74x163 включить микросхему 74x161? 8.15.Как будет вести себя счетчик, приведенный нарис. 8.36, если нижний вход элемента U2 соединить с QA, а не с QB? 8.16.На входы ENP, ENT, А и D счетчика 74x163 постоянно подан высокий уровень, а на входы В и С - низкий. На входах зафузки и сброса действуют 8.7. Напишите программу на языке ABEL для устройства, реализуемого на ПЛУ 16V8, которое по своим функциональным возможностям было бы идентично ИС 74x374. 8.8. Напишите профамму на языке ABEL для усфОйства, реализуемого на ПЛУ GAL 16V8 или GAL 20V8, которое по своим функциональным возможностям было бы идентично ИС 74x377. 8.9. Сравните между собой задержки распространения сигнала от входа AVALID до выхода выбора кристалла у двух схем декодирования, приведенных на рис. 8.15 и 8.16. Предположите, что в обоих случаях используются защелки 74FCT373 и 10-наносекундные ПЛУ 16 V8C. Повторите упражнение для задержки от входа ABUS до выхода выбора кристалла. 8.10.ЧТО произойдет, если в схеме на рис, 7.38 переключающиеся по фронту D-триггеры заменить D-защелками? 8.11.Перепишите приведенную в табл. 8.12 профамму на языке ABEL так, чтобы устройство выполняло функции декадного счетчика 74x162. 8.12.Перепишите приведенную в табл. 8.12 профамму на языке ABEL так, чтобы устройство выполняло функции реверсивного счетчика 74x169. Достаточно ли для этого возможностей ПЛУ 16V8? 8.13.В какой последовательности считает схема, изображенная на рис. Х8.13. сигналы LDL = (QBQC) и CLR L = (QCQD) соответственно. На вход CLK поступает тактовый сигнал от источника, работающего в непрерывном режиме. Нарисуйте временнь/е диаграммы для этой схемы. Предположите, что счет начинается с состояния 0000, и запишите последовательность сигналов на выходах QD, QC, QB и QA на следующих 15 тактах. 8.17.0пределите длительность паразитных импульсов на выходе Y2 L декодера 74х 138, изображенных на рис. 8.43, в предположении, что внутренняя структура данной ИС имеет вид, указанный на рис. 5.37(a), и что задержка каждого вентиля внутри этой микросхемы равна 10 не. 8.18.3апишите последовательность состояний 4-разрядного регистра сдвига с линейной обратной связью, представленного на рис. 8.68 и задаваемого табл. 8.21, начиная с состояния ООО 1. 8.19. Рассчитайте минимальный период тактового сигнала для устройства обработки данных, приведенного на рис. 8.82. Воспользуйтесь максимальными значениями задержек распространения сигнала из табл. 5.3 для комбинационных микросхем семейства LS-TTL. Если у вас нет под рукой подходящего справочника с истинными значениями параметров ТТЛ-схем, то предположите, что всем регистрам требуется, как минимум, 10-наносекундное время установления по входам и что у каждого из них задержка распространения от тактового входа до выхода равна 20 не. Укажите, что именно вы предполагаете о задержках в управляющем устройстве. 8.20.Рассчитайте значения MTBF для синхронизирующего устройства, построенного по схеме нарис. 8.96 с использованием ИС 74F74, в предположении, что тактовая частота равна 25 МГц, частота асинхронных переходов составляет 1 МГц, время установления ИС F74 равно 5 не, а время удержания равно нулю. 8.21.Рассчитайте значение MTBF для синхронизирующего устройства, приведенного на рис. Х8.21 в предположении, что частота тактового сигнала равна 25 МГц и частота асинхронных переходов составляет 1 МГц, а время установления t и задержка распространения t от тактового входа до выходов Q и QN для ИС 74ALS74 равны 10 не. ASYNCIN- (асинхронный входной сигнал) CLOCK - (системный тактовый сигнал) синхронизирующее устройство Рис. Х8.21.
74ALS74 >CLK Q О SYNCIN Синхронная система Задачи 8.22. Что должно быть сказано в справочнике по ТТЛ-схемам о кратковременном замыкании на землю выходов вентилей, применяемых в схеме защиты от дребезга, показанной на рис. 8.5? 8.23. Исследуйте работу схемы защиты от дребезга, показанной на рис. 8.5, если в ней используются инверторы из ИС 74НСТ04; повторите эту задачу для инверторов из ИС 74АС04. 8.24. Пусть от вас требуется построить схему, вырабатывающую логический входной сигнал без дребезга от однополюсного переключателя на одно направление [single-pole, single-throw (SPST) switch]. С какой проблемой вы при этом столкнетесь? 8.25. Объясните, почему шинный фиксатор уровня на КМОП-схемах не будет хорошо работать на шинах с тремя состояниями, к которым подключены ТТЛ-устройства. {Указание: Учтите входные характеристики ТТЛ-схем.) 8.26. Напишите единую VHDL-программу для устройства, в котором фиксация и декодирование адреса совмещены, согласно схеме на рис. 8.16 и по принципу, реализованному в табл. 8.2. Назовите сигналы на выходе схемы, запоминающей адрес, LA[19:0]. 8.27. Постройте 4-разрядный счетчик со сквозным переносом на четырех D-триггерах без использования других компонентов. 8.28. Чему равняется максимальная задержка распространения от тактового входа до выхода в 4-разрядном счетчике со сквозным переносом из задачи 8.27, если счетчик построен на триггерах 74НСТ? Повторите эту задачу для триггеров 74АНСТ и 74LS74. 8.29. Постройте 4-разрядный счетчик, считающий в обратном направлении, на четырех D-триггерах без использования других компонентов. 8.30. Что ограничивает максимальную скорость счета в счетчике со сквозным переносом, если нет необходимости в том, чтобы результат счета можно было считывать в любой момент времени? 8.31. Для схемы счетчика из задачи 8.27 и с учетом ответа на вопрос, заданный в задаче 8.30, найдите максимальную скорость счета (частоту) для 4-разрядного счетчика со сквозным переносом на триггерах 74НСТ. Повторите эту задачу для триггеров 74АНСТ и 74LS74. 8.32. Напишите формулу для максимальной частоты тактового сигнала последовательного синхронного двоичного счетчика, схема которого приведена нарис. 8.28. Пусть в вашей формуле означает задержку распространения от входа Т до выхода Q в каждом Т-триггере, t - время установления по входу EN по отношению к нарастающему фронту сигнала Т, а rдJ- задержку в вентиле И. 8.33. Повторите задачу 8.32 для параллельного синхронного двоичного счетчика, схема которого приведена нарис. 8.29, и сравните результаты этих двух задач. ООО «Мягкий Дом» - это Отечественный производитель мебели. Наша профильная продукция - это диваны еврокнижка. Каждый диван можем изготовить в соответствии с Вашими пожеланияи (размер, ткань и материал). Осуществляем бесплатную доставку и сборку. Звоните! Ежедневно! (926)274-88-54 Продажа и изготовление мебели. Копирование контента сайта запрещено. Авторские права защищаются адвокатской коллегией г. Москвы. |