![]() |
Звоните! (926)274-88-54 Бесплатная доставка. Бесплатная сборка. |
Ассортимент тканей График работы: Ежедневно. С 8-00 до 20-00. Почта: soft_hous@mail.ru |
![]() ![]() ![]() |
Читальный зал --> Программные средства foundation 8.5.4 Последовательно-параллельное преобразование..............................833 8.5.5. Счетчики на регистрах сдвига.............................................................838 8.5.6. Кольцевые счетчики.............................................................................839 8.5.7. Счетчики Джонсона..............................................................................842 8.5.8. Счетчики на регистрах сдвига с линейной обратной связью............845 8.5.9. Описание регистров сдвига на языке ABEL и их реализация в ПЛУ....................................................................................848 8.5.10. Описание регистров сдвига на языке VHDL....................................858 8.6. Итерационные и последовательностные схемы.........................................863 8.7. Методология синхронного проектирования...............................................866 8.7.1. Структура синхронной системы...........................................................866 8.7.2. Пример построения синхронной системы..........................................870 8.8. Трудности синхронного проектирования.....................................................874 8.8.1. Разброс задержек тактового сигнала..................................................874 8.8.2. Стробирование тактового сигнала.......................................................878 8.8.3. Асинхронные входы..............................................................................880 8.9. Сбой в работе синхронизирующего устройства и метастабильность......883 8.9.1. Сбой в работе синхронизирующего устройства.............................883 8.9.2. Время выхода из метастабильности....................................................885 8.9.3. Разработка надежного синхронизирующего устройства..................885 8.9.4. Анализ времени пребывания в состоянии метастабильности...........886 8.9.5. Более совершенные синхронизирующие устройства........................888 8.9.6. Другие схемы синхронизирующих устройств....................................890 8.9.7. Триггеры с защитой от метастабильности.........................................893 8.9.8. Синхронизация при высокоскоростной передаче данных..................894 Обзор литературы.................................................................................................906 Упражнения............................................................................................................909 Задачи.....................................................................................................................912 Глава 9. Примеры проектирования последовательностных схем...................921 9.1. Примеры проектирования на языке ABEL...................................................922 9.1.1. Временные характеристики и компоновка конечных автоматов на основе ПЛУ.............................................................922 9.1.2. Несколько простых автоматов............................................................926 9.1.3 Задние огни автомобиля марки Ford Thunderbird..............................929 9.1.4. Ифа на угадывание...............................................................................931 9.1.5. Построим заново контроллер светофора!..........................................935 9.2. Примеры проектирования на языке VHDL..................................................940 9.2.1. Несколько простых автоматов............................................................940 9.2.2. Задние огни автомобиля марки Ford Thunderbird..............................949 9.2.3. Ифа на угадывание...............................................................................951 9.2.4. Продолжение работы над контроллерами светофоров.....................953 Задачи.....................................................................................................................956 Глава 10. Память и микросхемы типа CPLD и FPGA............................................959 10.1. Постоянные запоминающие устройства...................................................960 10.1.1. Применение ПЗУ для реализации произвольных комбинационных логических функций..........................................................961 10.1.2. Внутренняя структура ПЗУ.....,...........................................................965 10.1.3. Двумерное декодирование.................................................................967 10.1.4. Изготовляемые серийно постоянные запоминающие устройства.............................................................................970 10.1.5. Входы управления и временные параметры ПЗУ............................974 10.1.6. Применения ПЗУ................................................................................977 10.2. Оперативные запоминающие устройства..................................................983 10.3. Статические оперативные запоминающие устройства............................984 10.3.1. Входы и выходы статического ОЗУ.................................................984 10.3.2. Внутренняя структура статического ОЗУ........................................986 10.3.3. Временные параметры статического ОЗУ.......................................988 10.3.4. Стандартные статические ОЗУ..........................................................990 10.3.5. Синхронные статические ОЗУ...........................................................992 10.4. Динамические оперативные запоминающие устройства.........................997 10.4.1. Структура динамического ОЗУ.........................................................997 10.4.2. Временные параметры динамического ОЗУ..................................1 ООО 10.4.3. Синхронные динамические ОЗУ.....................................................1003 10.5. Интегральные схемы типа CPLD.............................................................1004 10.5.1. Семейство ИС ХС9500 фирмы Xilinx............................................1006 10.5.2. Архитектура функционального блока.............................................1008 10.5.3. Архитектура блока ввода/вывода....................................................1012 10.5.4. Переключающая матрица.................................................................1013 10.6. Интегральные схемы типа FPGA..............................................................1016 10.6.1. Семейство ИС типа FPGA ХС4000 фирмы Xilinx........................1017 10.6.2. Перестраиваемый логический блок................................................1019 10.6.3. Блок ввода/вывода...........................................................................1021 10.6.4. Профаммируемые соединения.......................................................1023 Обзор литературы...............................................................................................1027 Упражнения..........................................................................................................1028 Задачи...................................................................................................................1028 Глава II. Практические дополнения..........................................................................1033 11.1. Средства автоматизированного проектирования....................................1033 11.1.1. Языки описания схем........................................................................1034 11.1.2. Ввод схемы.......................................................................................1034 11.1.3. Временные диафаммы и временные параметры...........................1037 11.1.4. Анализ схемы и моделирование......................................................1037 11.1.5. Разработка печатной платы..............................................................1040 11.2. Проектирование, предусматривающее тестируемость..........................1041 11.2.1. Тестирование.....................................................................................1042 11.2.2. Тестер с игольчатыми контактами и внутрисхемное тестирование....................................................................1043 11.2.3. Методы сканирования......................................................................1047 11.3. Оценка надежности цифровой системы...................................................1048 11.3.1. Интенсивность отказов....................................................................1050 11.3.2. Надежность и среднее время между отказами..............................1052 П.3.3. Надежность системы........................................................................1052 11.4. Длинные линии, отражения и согласованная нафузка............................1054 11.4.1. Основы теории длинных линий........................................................1054 11.4.2. Передача логических сигналов по длинным линиям.....................1057 11.4.3. Согласованные нафузки на концах линий передачи логических сигналов.....................................................................................1061 Обзор литературы...............................................................................................1063 Алфавитный указатель................................................................................1065 ООО «Мягкий Дом» - это Отечественный производитель мебели. Наша профильная продукция - это диваны еврокнижка. Каждый диван можем изготовить в соответствии с Вашими пожеланияи (размер, ткань и материал). Осуществляем бесплатную доставку и сборку. Звоните! Ежедневно! (926)274-88-54 Продажа и изготовление мебели. Копирование контента сайта запрещено. Авторские права защищаются адвокатской коллегией г. Москвы. |