![]() |
Звоните! (926)274-88-54 Бесплатная доставка. Бесплатная сборка. |
Ассортимент тканей График работы: Ежедневно. С 8-00 до 20-00. Почта: soft_hous@mail.ru |
![]() ![]() ![]() |
Читальный зал --> Программные средства foundation 8.61. Постройте 4-разрядный счетчик Джонсона и схему декодирования всех восьми состояний, воспользовавшись только четырьмя триггерами и восемью вентилями. От вашего счетчика не требуется, чтобы он был само-корректируюшимся. 8.62. Докажите, что в случае, когда -разрядный регистр сдвига генерирует последовательность максимальной длины, ко входам схемы проверки на нечетность должно быть подключено четное число выходов регистра сдвига. (Заметьте, что это необходимое, но не достаточное условие. Кроме того, табл. 8.21 согласуется с тем, что вам предлагается доказать, но простая ссылка на эту таблицу не является доказательством!) 8.63. Докажите, что сигнал ХО должен фигурировать в правой части любого уравнения обратной связи, при котором регистр сдвига с данной обратной связью генерирует последовательность максимальной длины. {Замечание: Предположите, что порядок следования битов в регистре сдвига и направление сдвига такие, как указано в тексте; другими словами, сдвиг в регистре производится вправо, в сторону разряда ХО.) 8.64. Предположите, что и-разрядный регистр сдвига с линейной обратной связью построен по схеме, приведенной нарис. 8.68, в соответствии с табл. 8.21. Докажите, что если заменить схему проверки на нечетность схемой проверки на четность, то результирующая схема будет счетчиком, который проходит через 2 -1 состояний, то есть через все возможные состояния за исключением 1 1 ... 1 1. 8.65. Найдите уравнение обратной связи для 3-разрядного LFSR-счетчика, при котором схема генерирует последовательность максимальной длины, отличное от указанного в табл. 8.21. 8.66. Пусть задан и-разрядный LFSR-счетчик, генерирующий последовательность максимальной длины (проходящий через 2 -1 состояний). Докажите, что при подключении еще одного вентиля ИСКЛЮЧАЮЩЕЕ ИЛИ и (и-1)-входового вентиля ИЛИ-НЕ так, как показано на рис. 8.69, получится схема с 2 состояниями. 8.67. Докажите, что последовательность из 2 состояний получится также и в том случае, если вентиль ИЛИ-НЕ, упомянутый выше, заменить вентилем И-НЕ, хотя это будет другая последовательность состояний. 8.68. Постройте итерационную схему проверки на четность для 16-разрядного слова данных с одним проверочным битом. Имеет ли значение порядок передачи битов? 8.69. Видоизмените прОфамму из табл. 8.23 так, чтобы описываемый ею регистр сдвига имел асинхронный вход сброса при реализации на ПЛУ 22V10. 70. Напишите программу на языке ABEL для усфОйства, которое выполняло бы те же функции, что и регистр сдвига 74x299. Покажите, как разместить это устройство в одной ИС 22V10, или объясните, почему этого сделать нельзя. 8-71. Найдите число термов-произведений, которое требуется для каждого выходного сигнала в устройстве RING8 из табл. 8.25. Размещается это устройство в ПЛУ 16R8 илиl6V8R? 8.72.В каких ситуациях программы на языке ABEL из табл. 8.26 и 8.27 будут приводить к синтезу устройств, работающих по-разному? 3 73.Видоизмените профамму на языке ABEL из табл. 8.26 таким образом, чтобы длительность фаз всегда была равной по меньшей мере двум тактам, даже в том случае, когда сигнал RESTART поступает в начале фазы. Сигнал RESET пусть действует все же немедленно. 8.74.Повторите предыдущую задачу для профаммы из табл. 8.27. 8.75.Предположите, что генератор многофазных колебаний из табл. 8.26 применяется для управления динамической памятью, так что для чтения из памяти или записи в нее необходимо, чтобы последовательно выполнялись все шесть фаз. Если генератор колебаний будет сбрасываться во время операции чтения без прохождения через все шесть фаз, то содержимое памяти может портиться. Видоизмените равенства в табл. 8.26 таким образом, чтобы избежать этого. 8.76.Студенту предложено построить генератор колебаний, изображенных на рис. 8.72, взяв в качестве отправной точки профамму на языке ABEL из табл. 8.27 и изменив кодирование каждого из состояний P1F, P2F, P6F таким образом, чтобы на соответствующем фазовом выходе вырабатьшалась 1, а не О, и сигнал на фазовом выходе равнялся О только в пределах второго такта в каждой фазе. Правилен ли такой подход? Прокомментируйте результаты, которые выдает компилятор языка ABEL, когда вы пытаетесь сделать это. 8,77.Выходные сигналы устройств, описываемых профаммами в табл. 8.29 и 8.30, не совпадают при изменении сигналов RESTART и RUN. Объясните причину этого, а затем видоизмените профамму из табл. 8.30 так, чтобы поведение описьшаемого ею устройства соответствовало тому, что делает устройство, описываемое программой из табл. 8.29. 8.78.Рбализация кольцевого счетчика по программе из табл. 8.26 не дает самокорректирующейся схемы. Посмотрите, например, что случится, если выходным сигналам [Pl L. .P6 L] первоначально будет присвоено значение О и входной сигнал RUN примет единичное значение без подачи когда-либо сигналов на входы RESET и RESTART. При каких других начальных состояниях схема ведет себя подобным образом и самокоррекция не происходит? Видоизмените программу так, чтобы счетчик стал самокорректирующимся. 8.79. Повторите предыдущую задачу для счетчика, синтезируемого по VHDL-профамме из табл. 8.33. 8.80. Постройте итерационную схему с одним входом В в каждом каскаде и с двумя фаничными выходами X и Y, такими что X = 1, если по меньшей мере два входных сигнала В равны 1, а выход У= 1, если по меньшей мере на двух соседнш входах сигналы В равны L 8.81. Постройте автомат для управления кодовым замком с таблицей состояний, приведенной в табл. 7.14, на одном счетчике 74x163 с комбинационной логикой на входах LD L, CLR L и A-D этой ИС. Пусть состояниям А-Н соответствуют числа 0-7 в счетчике. 8-82. Напишите профамму на языке ABEL, соответствующую диаграмме состояний, показанной на рис. 8.84, для конечного автомата, управляющего умножителем. 8.83. Напишите VHDL-профамму, соответствующую диафамме состояний, показанной нарис. 8.84, для конечного автомата, управляющего умножителем. 8.84. Напишите VHDL-профамму для усфойства, которое имело бы такие же входы и выходы, что и блок обработки данных в умножителе, представленный на рис. 8.82, и выполняло бы те же функции. 8.85. Напишите VHDL-профамму, в которой были бы объединены профаммы из двух предыдущих задач и которая в целом описывала бы законченный 8-разрядный умножитель, действующий по принципу сдвига и сложения. 8.86. В тексте говорится, что разработчику не нужно беспокоиться по поводу временнь/х соотношений между сигналами в синхронной схеме, приведенной на рис. 8.83. На самом деле, есть одна небольшая причина для беспокойства. По-смофите на временные парамефы ИС 74x377 и догадайтесь, в чем тут дело. 8.87. Найдите минимальный период тактового сигнала для схемы умножителя, действующего по принципу сдвигай сложения, нарис. 8.83 в предположении, что конечный автомат реализован на одной ИС GAL16V8-20 и что все компоненты средней степени интефации взяты из ТТЛ-семейства 74LS. Используйте информацию о временнь/х парамефах в худшем случае из таблиц, имеющихся в этой книге. Для ИС 194 задержка t от тактового входа до любого выхода равна 26 не, а значение равно 2D не для последовательных и параллельных входов данных и 30 не для входов, на которые подаются сигналы, управляющие режимом работы. 8.88. Разработайте блок обработки данных и управляющий конечный автомат для перемножения 8-разрядных чисел, представленных в дополнительном коде, согласно алгоритму, описанному в параграфе 2.8. 8.89. Разработайте блок обработки данных и управляющий конечный автомат для деления 8-разрядных чисел без знака согласно алгоритму сдвига и вычитания, описанному в параграфе 2.9. 8.90. Предположите, что сигнал SYNCIN в упражнении 8.21 проходит в синхронной системе через комбинационную логическую схему и, в конце концов, поступает на D-входы триггеров 74ALS74, переключающихся тактовым сигналом CLOCK. Какова максимально допустимая задержка распространения сигнала в комбинационной логической схеме? 8.91. В схеме на рис. Х8.91 имеется триггер, усфаняющий затягивание, так что синхронизированный сигнал появляется на выходе многотактного синхронизирующего усфОйства предельно близко к фронту сигнала CLOCK. Если не принимать во внимание метастабильность, то чему равна максимальная частота сигнала CLOCK? Считайте, что t= 5 не, at=l не для ИС 74F74. 8.92. Определите значение MTBF для синхронизирующего устройства из задачи 8.91, воспользовавшись найденной там максимальной частотой тактового сигнала и полагая, что частота переходов в асинхронном сигнале составляет 4 МГц. ООО «Мягкий Дом» - это Отечественный производитель мебели. Наша профильная продукция - это диваны еврокнижка. Каждый диван можем изготовить в соответствии с Вашими пожеланияи (размер, ткань и материал). Осуществляем бесплатную доставку и сборку. Звоните! Ежедневно! (926)274-88-54 Продажа и изготовление мебели. Копирование контента сайта запрещено. Авторские права защищаются адвокатской коллегией г. Москвы. |