![]() |
Звоните! (926)274-88-54 Бесплатная доставка. Бесплатная сборка. |
Ассортимент тканей График работы: Ежедневно. С 8-00 до 20-00. Почта: soft_hous@mail.ru |
![]() ![]() ![]() |
Читальный зал --> Программные средства foundation synchronous counter 806 synchronous DRAM 1003 synchronous parallel counter 807 synchronous serial counter 807 synchronous SRAM 992 synchronous system 866 syndrome 92 synthesis 318 /887 T flip-flop 642 T flip-flop with enable 643 /975.988 acs 75.988 ah as C: 885 / 885 comb csw 8 dh С 989 975,988 /pj, 976,988 976,988 temporary failure 84 termination impedance 1056 test benches 31, 317 test enable input 636 test fixture 1043 test input 637 test output 637 test points 1043 test vectors 301, 1042 test-generation program 1043 test vectors 301,312 testing 1041 thermal concerns 1040 three-state buffer 158,449 three-state bus 158 three-state driver 449 three-state enable 449 three-state output 158 Thevenin equivalent 133 Thevenin resistance 133 Thevenin termination 1061 Thevenin voltage 133 Tl 637 tick 644 timeslot 835 timing diagram 371,390 timing margin 771 timing skew 729 timingtable 391 timing verification 318,1038 timingverifier 1038 title statement 298 T 887 тЪб37 to 326 total number of states 665 total state 706 totem-pole output 192 m 151 (885 trace 1058 transient behavior 292 transistor simulation 187 transistor-transistor logic 113 transition equation 649 transition expression 655 transition frequency 153 transition list 689 transition p-term 691 transitions-term 693 transition-sensitive media 98 transition table 649, 706 transition time 145 transition/excitation table 670 transition/output table 653 transmission gate 155 transmission line 1054 transparent latch 631 tri-state output 158 true 324 truth table 110,250,304 truthtable 304 / , 885 frf 113 TTL compatible 169,170, 177 TTL compatible with TTL V 177 TTL load 175 turn-around penalty 995 twisted-ring counter 842 two-dimensional code 93 two-dimensional decoding 967 two-pass logic 429 two-phase latch design 877 two-phase latch machine 751 twos complement 62 twos-complement addition 64 twos-complement multiplication 72 twos-complement subtraction 67 type 323 typical delay 393 unclocked assignment operator 301 unclocked truth-table operator 304 unconstrained array type 329 undershoot 1059 unidirectional error 96 unidirectional shift register 828 unresolved type 460 unsigned binary multiplication 71 unsigned division 73 unsigned numbers 68 unstable total state 706 unused states 665 up/down counter 815 use clause 334 user-defined type 324 variable 323,345 variable definition 323 variable-assignment statement 345 vee 241 verification 317 very large-scale integration 37 very high-speed CMOS 170 VHC 170 VHCT 170 VHDL 314 VHDL compiler 317 VHDL simulator 317 VHDL synthesis tools 315 VHDL text editor 317 VHDL-87 315 VHDL-93 315 VLSI 37 volatile memory 983 W wafer 34 wait statement 352 WE-controlled write 989 wear-out 1051 weight 49 weight of MSB 62 weighted code 76 when 341 WHEN statement 303 while loop 350 wired AND 165 wired logic 164 wire type 1036 WITH statement 745 word line 965 worst-case delay 397 write cycle 987,1002 write enable 1002 write-enable (WE) input 984 write-pulse width 989 XNOR 300,479 XOR 300,362,479 Z 1054 ZBT SSRAM 995 zener diode 182 zero-bus-tumaround SSRAM 995 zero-code suppression 100 автомат с конечной памятью 761 автомагизированное конструирование 1033 автоматизированное проектирование 30,1033 автомагический тестер 1043 автомат Мили 645 автомаг Мура 645 адресные входы 960 аксиомы 239 активная область 186 активная омическая нагрузка 131 активное подтягивание 160 активный режим 974 активный уровень 376 активный сигнал высокого уровня 376 активный сигнал низкого уровня 376 алгебраический операгор 240 алгебра переключений 239 алгоритмический автомаг 752 алгоритм Куина-Мак-Класки 283 АЛУ 509 аналоговые устройства 23 анод 180 аппаратная модель 1039 аргумент 329 арифметичесю-логичесюе устройство 509 арифметический сдвиг 858 архитектура 319 асимметричный выходной каскад 170 асинхронные входы 634 асинхронные входные сигналы 880 асинхронные статические ОЗУ 992 атрибут 332 база 185 байт 53 балансный код 99 батификация 533 безразличные комбинации 279 библиотека 333 библиотеки компонентов 1035 биполярный плоскостной транзистор 113 биполярный транзистор 185 бистабильная схема 622 бит 50 бит с безразличным значением 84 бит/с 96 битовая ячейка 96 блок равенств 304 блок-схема 370,372 блок ввода/вывода 1012, 1021 борьба 165, 450 броскитока 142 буфер стремя состояниями 158,449 буферные усилители 108 быстродействующие КМОП-схемы 169 быстродействующие ТТЛ-схемы 203,204 ввод схемы 1035 ведомая защелка 633 ведущая защелка 632 вектор состояния 733 векторы проверок 301 вентили 27 решетки вентилей, программируемые в процессе эксплуатащ1и 33 вентили разрещения выходного сигнала 403 вентиль вит 363 вентиль NBUT 762 вентиль И 27 ветиль ИСКЛЮЧАЮЩЕЕ ИЛИ 362,479 ветиль ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ 479 венгаль ЭКВИВАЛЕНТНОСТЬ 479 вентильные матрищ> 40 верификатор временных соотношений 1038 верификация 317 вес 49 вес старшего бита 62 взаимно-однозначное соответствие 413 взаимное исключение 686 взвешенный юа 76 включение 273 внешний план 316 внешние входы и выходы 490 внешняя обратная связь 802 внутреннее состояние 706 внутренний план 318 внутренняя обратная связь 802 внутрисхемное тестирование 1043 возбуждение 648 возможность опроса 636 волновое сопротивление 1054 восьмеричная система счисления 51 временные неисправности 84 время в модели 352 время восстановления 629 время выхода из метастабильности 885 время доступа по входу выбора кристалла 975,988 время доступа по шине адреса 975,988 время запрещения выдачи данных 976 время запрещения вькода 988 время нарастания 145 время переходного процесса 145 время разрешения выдачи данных 975 время разрешения выхода 988 время спада 145 время удержания 190,632 время удержания адреса после окончания записи 989 время удержания данных на выходе 976 время удержания данных после окончания записи 989 время удержания сигнапа на выходе 988 время установления 632 время установления адреса до начала записи 989 время установления данных до окончания записи 989 время установления сигнала выбор кристалла до окончания записи 989 временная дааграмма 371,390 временной перекос 729 вспомогагельный выход 428 втекающий ток 135 вход выбора кристалла CS 974 вход для каскадного включения 492 вход разрешения 449,636 вход разрешения выхода ОЕ 974 вход разрешения записи WE 984 вход разрешения тестирования 636 вход снижения потребляемой мощности 974 вход со стороны обратной связи 802 вход условий 868 входной сигнал разрешения 414 выводь! 1/О-вывоДЫ 404 выполнение процесса 345 выражение 240 перехода 655 взаимно исключающие 656 исчерпывающие в совокупности 656 вырезка из массива 329 высокая степени интеграции 35 высокоомное состояние 157 вьггекающий ток 135 выходданньк 960 выход регистровый 731 выход с открытым коллектором 203 выход с тремя состояниями 158 вькодная логика 644 выходной каскад 192 вычисление точного дополнения 61 вычисление сопротивления резистора Я, соединяющего выход схемы с шиной питания 165 вычитаемое 60 вычитание в дополнительном коде 67 вычитание чисел в обратном коде 70 вычитающее устройство 60,500 генератор последовательности максимальной длины 845 ООО «Мягкий Дом» - это Отечественный производитель мебели. Наша профильная продукция - это диваны еврокнижка. Каждый диван можем изготовить в соответствии с Вашими пожеланияи (размер, ткань и материал). Осуществляем бесплатную доставку и сборку. Звоните! Ежедневно! (926)274-88-54 Продажа и изготовление мебели. Копирование контента сайта запрещено. Авторские права защищаются адвокатской коллегией г. Москвы. |