![]() |
Звоните! (926)274-88-54 Бесплатная доставка. Бесплатная сборка. |
Ассортимент тканей График работы: Ежедневно. С 8-00 до 20-00. Почта: soft_hous@mail.ru |
![]() ![]() ![]() |
Читальный зал --> Программные средства foundation 74нст 74анст 74ls
следствие закона мэрфи Закон Мэрфи гласит: Если какая-то неприятность может случиться, то она произойдет . Следствие этого закона выглядит так: Если вы хотите, чтобы случилась какая-то неприятность, то она не произойдет . Имея в виду предыдущий пример, вы, возможно, полагаете, что при работе в лабораторных условиях с вероятностью 63% потенциальные проблемы, связанные с временными характеристиками, обнаруживаются. Однако проблемы не распределены равномерно, так как все ИС из данной партии склонны вести себя примерно одинаково. Следствие из закона Мэрфи говорит, что все опытные образцы изделия будут собраны из микросхем одной и той же хорошей партии. Поэтому все будет прекрасно работать в течение времени, достаточного только для того, чтобы система была принята в массовое производство и все начали радоваться и поздравлять себя с успехом. Затем, без ведома производственного отдела, от поставщика прибывает медленная партия ИС какого-нибудь типа, устанавливаемых в каждой изготовляемой системе, так что все перестает работать. Инженеры-технологи суетятся, пытаясь разобраться в проблеме (не простой, потому что разработчик закопался и не потрудился представить описание схемы), а тем временем компания терпит крупные убытки, поскольку не в состоянии отправлять свою продукцию. Табл. 5.2. Задержка распространения в наносекундах некоторых 5-вольтовых КМОП- и ТТЛ-схем малой степени интеграции Табл. 5.3. Задержка распространения в наносекундах некоторых КМОП- и ГГЛ-схем средней степени интеграции (any select - любой вход выбора, any data -любой вход данных, enable - вход разрешения, any input - любой вход, select - вход выбора, any - любой, output - выход) 74НСТ 74AHCT/FCT 74LS
У схем малой степени интеграции задержка распространения от любого входа до выхода одна и та же. Заметьте, что в случае ТТЛ-схем задержки, как правило, различны при изменении сигнала от низкого уровня до высокого и от высокого уровня до низкого (/pj и Cpjj), а у КМОП-схем этого обычно нет КМОП-схемы имеют более симметричные выходные характеристики, поэтому можно не обращать внимания на небольшое различие между этими двумя случаями. ОЦЕНКА МИНИМАЛЬНЫХ ЗАДЕРЖЕК Если минимальная задержка ИС не указана, то предусмотрительный разработчик принимает ее равной нулю. Некоторые схемы не будут работать, если задержка распространения фактически стремится к нулю, но затраты на изменения в схеме, обеспечивающие ее работоспособность при нулевой задержке, могут быть непомерно велики, тем более что такой случай, как предполагается, никогда не произойдет Чтобы получить изделие, которое при разумных условиях всегда будет работать, разработчики часто принимают величину минимальной задержки ИС равной четверти или трети заявленного типичного значения задержки. Задержка между моментом изменения входного сигнала и моментом изменения сигнала на выходе зависит от внутреннего пути сигнала, и в больших схемах этот путь может быть разным для различных входных комбинаций. Например, 2-входовой элемент ИСКЛЮЧАЮЩЕЕ И Л И в микросхеме 74LS86 состоит, как показано нарис. 5.71, из четырех вентилей И- НЕ и имеет два пути различной длины от любого входа до выхода. Если сигнал на одном из входов имеет низкий уровень, а на другом изменяется, то изменение проходит через два вентиля И - НЕ и мы получаем первый набор задержек, приведенный в табл. 5.2. Если сигнал на одном из входов имеет высокий уровень, а на другом изменяется, то изменение проходит внутри схемы через три вентиля И-НЕ и мы получаем второй набор задержек. Подобное поведение демонстрируют также микросхемы 74LS138 и 74LS139 (см. табл. 5.3). Однако у соответствующих КМОП-схем таких различий нет; точнее, различия достаточно малы и ими можно пренебречь. 5.2.4. Временной анализ Для точного анализа временных соотношений в устройстве со многими МИС и СИС разработчику, вероятно, придется изучать ее поведение до мельчайших подробностей. Когда, например, инвертирующие ТТЛ-схемы (И-НЕ, ИЛИ-НЕ и т.д.) включаются последовательно, переход сигнала с низкого уровня на высокий на выходе одного из вентилей вызовет изменение сигнала от высокого уровня до низкого на выходе следующего вентиля, так что средняя задержка оказывается между величинами t и t. С другой стороны, при последовательном включении неинвертирующих вентилей (И, ИЛИ и т.д.) переключение вызывает изменение сигналов на всех выходах в одном и том же направлении, так что различие между значениями t- и t увеличивается. Читателю предоставляется возможность провести подобного рода анализ в упражнениях 5.8-5.13. Анализ оказывается более сложным, если задержка определяется устройствами средней степени интеграции, или в том случае, когда для сигнала имеется много путей от данного входа до данного выхода. Таким образом, в больших схемах, анализ задержки прохождения сигнала по всем возможным путям при переходе во всех направлениях может быть очень сложным. Чтобы иметь возможность упростить анализ в наихудшем случае , разработчики часто используют единственный пщ)ъме,тр~ задержку в наихудшем случае ООО «Мягкий Дом» - это Отечественный производитель мебели. Наша профильная продукция - это диваны еврокнижка. Каждый диван можем изготовить в соответствии с Вашими пожеланияи (размер, ткань и материал). Осуществляем бесплатную доставку и сборку. Звоните! Ежедневно! (926)274-88-54 Продажа и изготовление мебели. Копирование контента сайта запрещено. Авторские права защищаются адвокатской коллегией г. Москвы. |