Звоните! 
 (926)274-88-54 
 Бесплатная доставка. 
 Бесплатная сборка. 
Ассортимент тканей

График работы:
Ежедневно. С 8-00 до 20-00.
Почта: soft_hous@mail.ru
Читальный зал -->  Особенности интегральных микросхем 

1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 [ 20 ] 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44

Номер вывода

Назначение выводов ИМС 583хл1

2, 19-31 3-18, 32-47

Вход сигнала R, фиксирующего информацию на Р,-\i- 1,4). При = О сигналы на входах и выходах равны. По переходу из О в 1 происходит фиксация информации иа Р,-, Последующие изменения управляющих сигналов при = 1 ие изменяют состояния Pi

Входы управляющих сигналов So, S, Sn, S13, S21,

Sszi 23, S31, S32, S33, S41, S42, S43

Двунаправленные шииы Ш1 (выводы 3, 10, И, 18, 32, 39, 40. 47), Ш2 (выводы 4, 9, 12. 17, 33, 38, 41, 46), ШЗ (выводы, 5, 8, 13, 16, 34, 37, 42, 45) и Ш4 (выюды 6, 7. 14, 15, 35, 36, 43, 44) Шина нулевого потенциала Для подключения питания

Таблица 1.66

Содержание мк

Ш\ : =

\ № :

ШЗ : =

Ш4: =

2 3 4 5 6 7 8 9 10 11

О О О

о о о о 1 1 1 1 1 1

о о о 1 1 о 1 1 о 1 о 1 о

Ш4 ШЗ

(ШЗ) (Ш4) ШЗ V Ш4 Ш2

(Ш2) (Ш4) Ш2 УШ4 (Ш2) (ШЗ) Ш2У ШЗ

Ш4 ШЗ

(ШЗ) (Ш4) ШЗУ Ш4 Ш1

(Ш1) (Ш4) Ш1 V Ш4 (Ш1) (ШЗ) Ш1 V ШЗ

Ш4 Ш2

(Ш2) (Ш4) Ш2У Ш4 Ш1

(Ш1) (Ш4) Ш1 V Ш4 (Ш1) (Ш2) Ш1 V Ш2

Ш2У ШЗУ Ш1У ШЗУ Ш1У Ш2У

ШЗ Ш2

(Ш2) (ШЗ) Ш2 V ШЗ Ш1

(Ш1) (ШЗ) Ш1 V ШЗ (Ш1) (Ш2) Ш1 V Ш2 Ш1 У Ш2\/ V ШЗ

/2 (Ш1, Ш2,

у Ш4 У Ш4 У Ш4

12 I 1 1 1 /а (Ш2, ШЗ, /2 (Ш1, ШЗ, h (Ш1, Ш2, Ш4) Ш4) Ш4)

поступает информация с внешних устройств (аналогично относительно Р2 и Ш2). Указанное замечание справедливо и для остальных МК. Быстродействие ХЛ1 определяется задержкой распростраиеиия сигнала от Д/ к Ш1 (1 ф I) и от Д/У к Д/,-, равной 100 не.

При разработке МП систем иа основе ИМС 583 серии следует учитывать, что эта серия функционирует в отрицательной логике (1 соответствует низкий потенциал).

Совершенствование технологии ИИЛ-схем позволило сократить время цикла ИМС 583 серии с 1000 до 300 ис и пополнить серию рядом новых ИМС, а именно: ВАЗ и ВА4, ВГ1 и ВГ2, ВС2-ВС4, ВУ1 и РА1. Коммутаторы четырех двунаправленных шин ВАЗ и ВА4 по функциональным возможностям и структуре подобны ИМС ХЛ1.

Контроллер-синхронизатор ВГ1 предиазиачен для генерации управляющих синхросигналов. Он состоит из генератора тактовых сигналов (ГТИ), 10-разрядиого регистра сдвига (PC), комбинационной схемы (КС) и 5 триггеров прерывания (ТП1 и ТП2) и запуска (Т31, Т32и ТЗЗ). Все перечисленные схемы выполнены в виде двух электрически независимых частей (ГТИ и схемы формирования синхросигналов из PC, КС и триггеров), имеюих отдельные выводы как для питания, так и для информационных сигналов, что позволяет при необходимости использовать их независимо друг от друга. Частота генерируемых сигналов задается подключением к соответствующим выводам кварцевого генератора или конденсатора и регулируется путем подачи напряжения от О до 5 В на подстроечиый вывод ИМС.

Контроллер ВГ2 предназначен для автономного применения иа низших уровнях управления в технологическом оборудовании, измерительных приборах, внешних устройствах ЭВМ, автомобильной электронике, бытовой технике, а также в многопроцессорных и многомашинных комплексах ЭВМ. Основными частями ВГ2 являются устройство адресации, АУ, блок регистров, устройство обработки запросов прерывания, таймер и блок микропрограммного управления, который обеспечивает выполнение 89 команд длиной 1-4 байта с побайтной обработкой данных по программам, размещенным в ЗУ емкостью 512 Кбайт.

Последовательный умножитель ВС2 позволяет строить блоки умножения с произвольной, ио кратной 8 разрядностью. Умножение производится на четыре разряда множителя за одни такт, вследствие чего при увеличении разрядности обрабатываемых слов время умножения растет незначительно.

Микропроцессор ВСЗ предназначен для арифметической обработки информации тернарными операциями типа Л ± Д ± С. Ои состоит из АУ иа три входа, четырех регистров для запоминания трех операндов (А, В и С) и результата, блока управления иа основе масочной ПЛМ и регистра кода операции.

Микропроцессор ВС4 по своим возможностям (16 ГОН, АУ с регистром результата) подобен МП ВС1 и отличается от последнего отсутствием регистра РМ (вследствие чего 9-разрядная микрокоманда с дешифратора поступает иа блоки ИМС) и другими особеииостями, несущественно влияющими иа реализуемые функции. Масочная ПЛМ (18 входов, 48 произведений, 20 выходов) предназиачеиа для записи микропрограмм обработки данных и замены ИМС малой степени интеграции при построении комбинационных схем. В состав ВУ1 входят 6 связанных между собой ПЛМ, связи между которыми могут при изготовлении разрываться. При полностью разорванных связях ВУ1 представляет собой 6 независимых ПЛМ двух типов: 2 X 48 X 1 (2ПЛМ) и 4 X 48 X 4 (4ПЛМ). Прн частичном устранении указанных связей можно получить большое разнообразие ПЛМ, а именно: (2 X 48 Х 1, ЗПЛМ типа 4 X 48 X 4, 6 X 48 X 5), (2ПЛМ типа 2 X 48 X X 1 и 4 X 48 X 4, 8 X 48 X 8), (2 X 48 X 1, 2ПЛМ типа 4 х 48 X 4, 10 X 48 X 9) и т. д. Все 6ПЛМ имеют независимый вход переключения выходов в высокоомиое состояние, что открывает широкие возможности по увеличению числа входов, произведений и выходов путем каскадирования.

Ассоциативное ЗУ РА1 имеет емкость 16 8-разрядных слов и состоит из дешифратора адреса (ДА), регистра.i?C дескрипторов, рхемы LP приоритета, демультиплексора ДМХ и ассоциативного накопителя (САМ). В зависимости от значений управляющих сигналов ИМС может работать в 7 режимах: ЗА, ЧА, ПП, ЧР, ЧП, ЗП и МЗ.

пяпн записи по адресу (ЗА) слово, подлежащее записи, подают на разрядную шину РШД. Номер ячейки задают кодом на шиие адреса АО. Указанный номер дешифрируется и поступит иа входы ДМХ, который возбужда-ZJlJ? адресную шииу записи (АШЗ), вследствие чего замаскирован-тк П записывается в иакопи-

ель. при этом записываются в накопитель только незамаскированные



I 6МУ

блоков т

ЗУ РОН

и-Ц

ПРн OPi*iJ\

мс-с мс-п мс-м

ЧШЬС

kiiDdiiiMm

РД I /iff

/ -/7 )цс-/;

I I I :

Чжншнш

гСПГНШНШ} I- -

хггкопмшь-

гШБЧГЕЕНПЕН-

12 11

12 11

В 9

В 9

мс-с

МС-П

МС-М

Рис. 1.22

разряды (т. е. разряды кода РШД, которым соответствуете в МК). Состояния остальных разрядов выбранной ячейки САМ не изменяются.

Чтение по адресу (ЧА) осуществляется аналогично ЗА. Считанный код выдается на РШ. Код МК на результат операщ1и ЧА влияния не оказывает.

Поиск по признаку (ПП) выявляет все те ячейки САМ, слова в которых с учетом маски совпадает со словом на РШД. Наличие 1 в соответствующем разряде маски исключает данный разряд из сравнения. Совпадение всех незамаскированных разрядов входного слова D с соответствующими раз-

рядами, хранящегося в данной ячейке кода, индицируется сигналом О иа соответствующем данной ячейке выходе шины поиска (ШП). По сигналу управления код с ШМ фиксируется на RG. Разновидностью операции ПП является чтение разрядов (ЧР), прн котором все разряды входного слова (признака опроса), кроме, например, i-ro, маскируются, а на незамаскированный i-й разряд РШД подают О (ЧР в прямом коде) нлн 1 (ЧР в обратном коде). Вследствие этого в RG запишутся прямые нли инверсные значения t-x разрядов всех- слов нз САМ, которые в данном случае будут совпадать с результатами поиска.

Прн чтении по признаку (ЧП) адресация осуществляется от RG. Схема LP осуществляет поиск в RG младшего разряда, содержащего О, который, пройдя через ДМХ, возбуждает соответствующую АШЧ, считанное нз выбранной ячейки слово поступает в РШД. Hocjie завершения чтения устанавливают в 1 тот разряд RG, который соответствует выбранной ячейке, исключая тем самым ее из дальнейшей операции ЧП. Конец операции ЧП фиксируется по появлению специального сигнала 5Л = 1.

Запись по признаку (ЗП) осуществляется аналогично операции ЧП. Записываемое слово поступает ца РШД. В замаскированные разряды запись не производится. В использованные для адресации разряды RG происходит запись I.

Прн мультнзаписн (МЗ) схема LP передает через ДМХ на АШЗ сигналы записи со всех возбужденных (т. е. находящиеся в состоянии 0) разрядов RG. Вследствие этого поступающее с РШД н замаскированное кодом с ШМ слово записывается одновременно в несколько ячеек САМ. Прн этом все разряды RG устанавливаются в 1 и выдается сигнал 5Л = 1.

Серия 584 [18, 19, 30] состоит нз ИМС ВМ1, ВУ1, ВГ1, КП1 и ВВ1, которые размещены в корпусе 244.48-8 Илн 2123.40-1.

Четырехразрядный процессор ВМ1 (рнс. 1.22, а) состоит из ЗУ регистров общего назначения РОН, АЛУ с мультиплексорами МА и MB рабочего РР н дополнительного РД регистров, мультиплексоров адреса Ма н данных МД н блока местного управления ЕМУ, включающий в себя комбинационную схему КС и регистр операций РО. Наименование и назначение выводов ИМС приведено в табл. 1.67. Запоминающее устройство содержит восемь РОН, адресуемых 3-разрядным кодом от О до 7. Регистр с номером 7 имеет цепи счета, с помощью которых его содержимое может увеличиваться на 1 нли 2, и используется в качестве счетчика команд СК. Обработка информации осуществляется в АЛУ, которое состоит из 4-разрядного сумматора и логических схем, обеспечивающих поразрядную обработку данных и блокировку цепей распространения переноса между разрядами. Работой АЛУ управляет 4-разрядный код (Oj Oj Oj 0), который настраивает АЛУ яа выполнение одной из 16 операций (табл. 1.68). При Os = 1 цепи переноса сумматора блокируются и сигналы /, (i = 0,3) на выходе АЛУ определяются в соответствии с выполняемой поразрядной логической операцией.

При Oj = о цепи переноса не блокируются и на сумматоре выполняется одна нз восьми арифметических операций с учетом возникающих между разрядами переносов qi. Используя указанные операции, можно выполнять сложение н вычитание двух чисел А н В,- поступающих с выходов МА н MB, увеличивать нх на единицу и инвертировать. Например, прн управляющем коде 0010 на сумматоре суммируется прямой код числа А с ннверсныл! кодом числа В с учетом возможного переноса q в младший разряд, т. t. выполняется операция Л-fi-O В табл, 1.68 в графе Примеры приведены = ппптт ° ия указанных операций над числами Л = 1011 н В = ОНО. Пятая (старшая) цифра в указанных результатах соответствует значению переноса, возникающего нз старшего разряда сумматора.

Мультиплексоры МА, MB, МД и Ма. применяют для подключения к выходному каналу одного нз входных каналов передачи данных. Рабочий



Номер вывода

Назначение выводов ИМС 584ВМ1

t-5 и 44-47 6, 9, 11 и 12

7, 24

8, 18, 19. 32, 38, 42 и 43

10, 23 и 27

14-17

20, 21, 28, 29 22

25 и 26

31 и 48

33, 34, 36 37 35

39 и 40 41

Входы для ввода МК, соответствующие позициям Dl, Do, Sj, Si, So. Оз, Oj, Oi и Oo MK Двунаправленные выводы, обеспечивающие последовательный ввод и вывод информации с регистров РД и РР для реализации сдвигов различных типов )ис. 1.22, в - о) в МП, состоящем из нескольких ИМС. [ри этом выводы 6, 9, 11 и 12 отдельных ИМС соединяют по схеме, показанной на рис. 1.22, я Шины нулевого потенциала Неиспользуемые выводы

Многофункциональные выводы, назначение которых определяется кодом позиции П1, ПО на входах 26 и 25, а именно: 10 - выход старшего разряда РДЗ регистра РД при П1 = 1 или выход РЦО прн ПГ(ПО) =1; 23 - выход инверсного сигнала переноса счетчика команд (РОН с номером 7) при /7/ = О или выход старшего разряда шииы В при П1 = \; 27 - вход указателя величины приращения содержимого счетчика команд (при 1 и а входе 27 содержимое счетчика команд увеличивается на 2, а при О - на 1) при Я/ (ПО) = 1 или выход старшего разряда шины А при П1 = 1

Вход сигнала переноса в АЛУ Выходная шина данных ШД Входная шина данных ВШД Счетный вход (инверсный) счетчика команд Входы ПО и Я/ кода позиции, которую занимает ИМС при увеличении разрядности МП путем каскадирования. На ИМС, расположенные на младшей, промежуточной или старшей позициях, должны подаваться соответствующие им коды (П1, ПО), а именно: 01, 00, 10. Старшая позиция может задаваться как кодом 10, так и кодом 11. В первом случае двойной арифметический сдвиг осуществляется по схеме с двумя знаковыми разрядами (рис. 1.22, о и к), а во втором - с одним (рис. 1.22, ы и к) Вход для подачи синхронизирующего сигнала СС Выводы, соединенные между собой и используемые для подключения источника питания Выходы шины адреса ША

Вход сигнала выдачи адреса ВА со счетчика команд СК. При ВА = 1 (высокий уровень) иа ША поступает содержимое СК

Выходы сигналов распространения (39) и формирования (40) группового переноса Выход сигнала переноса из АЛ У (q

регистр РР используется как регистр результата, полученного при обработке данных в АЛУ. а дополнительный регистр (регистр расширения) - при обработке адресов или в качестве расширителя РР при работе со словами двойной длины.

Управление работой ВМ1 осуществляет БМУ в зависимости от поступающих на ШУ внешних управляющих сигналов и 9-разрядной микрокоманды, которая преобразуется СС в 20-разрядный код операции и запоминается

Таблица 1.68

Oj=0. Арифметические с)перацин

0,=1. Логические

операции

Ь о-

Примеры

Приме-

1 It

0 1111

1 0000

0010

а+ b

0 1010

0 1011

аЬ V аЬ

1101

1 0100

1 0101

аЬ V аЬ

0010

а-\- Ь

1 0001

1 0010

0100

0 оно

0 0111

1001

0 1001

0 1010

аУ b

1011

0 1011

0 1100

аУ b

0 0100

0 0101

аУ b

1111

на регистре РО (рис. 1.22, а), сигналы на выходе которого являются внутренними управляющими сигналами УС. Микрокоманда делится иа 0,Ди8 поля длиной в 4, 2 и 3 разряда соответственно. Обычно указанные поля задают выполняемую в АЛУ операцию (табл. 1.68), способ примененной в МК адресации и номер участвующего в операции РОН. В некоторых МК указанные поля применяют по другому назначению. В табл. 1.69 приведен список всех выполняемых МП микрокоманд. При выполнении этих МК на ША выдается содержимое СК, если ВА= \, или содержимое РД, если ВА = О, и выполняется МК типа ННООХ, или содержимое РР в остальных случаях. Все МК выполняются за один период синхронизирующего сигнала СС, после чего результат фиксируется иа внутренних регистрах ИМС. Особенностью схемной реализации регистров ИМС является то, что все они выполнены наО-триггерах, переключающихся по нарастанию СС. Вследствие этого подача на ИМС операнда t-й МК (О,) должна запаздывать на один такт по отношению к подаче (-й МК (МК,) и происходить одновременно с подачей (t+1)-й МК (рис. 1.22, б).

Микрокоманда, поданная на входы ИМС после очередного переключающего перепада СС, преобразуется КС в 20-разрядный код операции и поступает на входы РО. По нарастанию следующего СС этот код фиксируется иа У и и настраивает АЛУ и мультиплексоры на выполнение соответствующих операции над поступившими с ВШД и внутренних регистров операндами, очередной переключающий перепад фиксирует образовавшийся к этому nMvn ! внутреннем регистре (на рис. 1.22, б моменты приема ыео ппмии ? Ра№и обозначены как ЯР). В ряде случаев (напри- я гЪпг,. ПООО) результат на регистрах не фиксируется, а выдается на ШД по мере его формирования.

кпиаи г>* ° от работы АЛУ и мультиплексоров функционирует счетчик команд LK, в качестве которого используется Р0Н7. По каждому нарастаю-



1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 [ 20 ] 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44



ООО «Мягкий Дом» - это Отечественный производитель мебели. Наша профильная продукция - это диваны еврокнижка. Каждый диван можем изготовить в соответствии с Вашими пожеланияи (размер, ткань и материал). Осуществляем бесплатную доставку и сборку.



Звоните! Ежедневно!
 (926)274-88-54 
Продажа и изготовление мебели.


Копирование контента сайта запрещено.
Авторские права защищаются адвокатской коллегией г. Москвы
.