Звоните! 
 (926)274-88-54 
 Бесплатная доставка. 
 Бесплатная сборка. 
Ассортимент тканей

График работы:
Ежедневно. С 8-00 до 20-00.
Почта: soft_hous@mail.ru
Читальный зал -->  Особенности интегральных микросхем 

1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 [ 24 ] 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44

Номер вывода

Назначение выводов ИМС 586И1<:2

23 26 29 31

32-47

Выход (ВСР) схемы равенства кодов

сигнала ответ (ОТ)

Вход сигнала сброс (СБ)

РЖА, задающего режим работы ША и схемы равенства кодов

Двунаправленные шииы ША (выводы 32, 34, 36, 38, 40, 42, 44 и 46) и ОШ (выводы 33, 35, 37, 39, 41, 43, 45 и 47)

Таблица 1.86

Операция с регистрами

Разряды i S

Запись

Чтение

РА РБ

3 3 3

Сброс PC

3 3 3 РВС

чм ч

Сброс

ч ч ч

Сброс

ч ч ч

ч ч ч

Запрет РВС

в соответствии с табл. 1.86, где символы 3, ЗК, ЗД, Ч и ЧМ означают соответственно запись, запись с поразрядной конъюнкцией или дизъюнкцией, чтение и чтение сквозь маску (единицы читаются только с немаскированных разрядов). После приема указанных сигналов ИМС генерирует сигнал ОТ и по завершению сигнала,В фиксирует информацию с ОШ. Чтение отличается от записи тем, что подается инверсное значение 34, а информация с регистров выдается через такт после снятия сигнала В и поддерживается на ОШ до окончания сигнала 3. Регистр PC имеет реверсивные цепи счета, работающие с частотой до 300 кГц, и сдвига кода влево или вправо (частота до 600 кГц) и допускает каскадирование при двух и более ИМС. Как в режиме счета, так и сдвига можно с помощью СРК формировать сигнал равенства кода в PC с кодом программно управляемой установки. В устройствах формирования сигналов прерывания РА фиксирует запросы, а в РБ записывается маска. Выходной сигнал П2 формируется при наличии 1 в немаскированных разрядах.

Постоянное ЗУ РЕ1 построено на однотраизисторных запоминающих элементах с записью информации при изготовлении (масочное ПЗУ), имеет емкость 1024 16-разрядных слова, состоит из (рис. 1.24, е) буферной схемы БС блока управления БУ; регистра и дешифратора адреса, выполненных в виде двух независимых каналов РХ и ДХ, РУ и ДУ, и накопителя Н с усилителем чтения УЧ. Обмен информацией осуществляется по общей инфор-мационир-адресной шине ОД/н иеодиороднрй шинеЖУ (табл. 1.87). Обращение к ЙЗУ занимает четыре такта (2 мкс). В 1-м такте в БУ поступает сигнал СА, по которому осуществляется прием адреса с ОШ, а в конце 3-го такта происходит выдача на ОШ считанной ниформацни.

Номер вывода

Назначение выводов ИМС 586РЕ1

3, 2, б 8-45

8-10, 32, 34-36, 39-41

Л, 14-16, 18, 42 32, 13 46 и 47

Входы сигналов выбора ИМС (ВМ), сопровождения адреса (СА) и запроса (3)

Неиспользуемые выводы (3, 4, 6, 17, 19-23, 25-31, 33, 37, 38, 43-45)

Шниа нулевого потенциала

Информационно-адресная часть двунаправленной ОШ

Информационная часть двунаправленной ОШ Тактовое питание С1 и С2

Выводы для подключения источников питания б В (46), 12 В (47)

Выход сигнала ответ (ОТ)

Оперативное ЗУ РУ1 построено иа статических 6-транзисторных ЗЭ и имеет емкость 256 4-разрядных слов. Структурнэя схема и алгоритм Работы РУ1 аналогичны ИМС РЁ1, ианменоВанне и иазиачеиие выводов йри-ведено в табл. 1.88.

На основе 586 сернн разработана и выпускается одноплатиая микро-ЭВМ Электроника С5-21 (рнс. 1.25, а), состоящая нз МП ИК1, ПЗУ и ШУ емкостью соответственно 2К и 256 16-разрядиых слов и интерфейса, Постоо-енного на четырех ИМС ИК2. Структура ЭВМ реализована иа основе 16-разрядной двунаправленной ОШ, работающей в режиме разделения времейи и допускающей в один квант времени передачу информации только от одного источника к одному приемнику. Производительность ЭВМ достигает 250 тыс. опер/с, а потребляемая мощность ие более 20 Вт.

Серия 587 [1, 19, 30] выпускается в корпусах 429.42-1 н 2204-42-1, Состав и основные параметры серии приведены в табл. 1.4 и 1.89.

Устройство обмена информацией ИК1 содержит 3500 транзисторов. Предназначено для организации как внутри, так и внепроцессориого обмена

Таблица 1.8

Номер вывода

Назначение выводов ИМС 586РУ1

/, 2, 7, 8 3-5, 11-15 6, 10 9, 16

17, 19, 24

20, 21

Информационная часть двунаправленной ОШ Адресная часть двунаправленной ОШ Неиспользуемые выводы

Выводы для подключения источников питания -5 В (Р) и 5 В (16)

Входы сигналов выбора (ВМ), сопровожде-

ния адреса (СА) и запроса (3) Выход сигнала ответ (ОТ) Тактовое питание С1 и С2 Вход кода операции 34 (запись - чтение) Шина нулевого потенциала



1>Е11 РЕ1

ру1\ру1\ру1\т

ИНТЕРФЕЙС

ин2\тг\икг

- £

БУСШ

К УВВ

то-з-

тх1б

ПЗУ 1KX1S

9>Ч6

Гбо1 ГТ~1 I БУШ

Рис. 1.25

данными параллельным илн последовательным способом с разрядностью, кратной 8 битам, и может быть использовано для построения интерфейса процессоров и каналов, блоков прерывания и управления ЗУ. Разрядность ИК1 увеличивается каскадированием произвольного числа И.МС.

Арифметическое устройство ИК2 содержит 2500 транзисторов и состоит из восьми 4-разрядпых регистров общего назначения, арифметического

Таблица 1.89

ИМС 537 серии

Функциональное назначение

Разрядность, бит

<ц, мкс

Число МК;

ИК1 Устройство обмена информа- 8 1 50 цией

ИК2 Арифметическое устройство 4 2 168

ИКЗ Арифметический расширитель 8 2 50

РП1 Управляющая память 14 4 64

блока с сумматором и сдвигателем, 12-разрядного регистра МК, вспомогательных регистров и схемы управления. Управляет работой ИК2 МК, которая в зависимости от кода в разрядах О и 1 МК реализует микрооперации четырех типов: регистр-регистр, регистр - рабочий регистр, операция с константой и операция с обменом. В МК первого типа указывается два адреса РОН, из которых извлекаются операнды. Результат заносится в РОН на место второго операнда. В МК второго типа второй операнд извлекается из рабочего регистра (в него же помещается и результат), а поле адреса второго операнда используется для указания кода операции сдвигателя. В операциях с константой в МК указывается один адрес источника операнда (он же является и приел пиком результата) и 4-разрядная константа, которая является вторым операндом. Операции последнего типа предназначены для обмена информацией АУ с другими ИМС по тр1ем имеющимся в ИК2 каналам. Во всех указанных типах МК код операции суммирующего блока задается независимым 3-раэрядным полем МК (разряды 2-4). Всего ИК2 выполняет 168 типов МО над числами, разрядность которых можно увеличить до in, где п - количество используемых ИК2.

Арифметический расширитель ИКЗ предназначен для быстрого выполнения операции умножения, сдвига и поиска первого слева нуля или единицы нли первой неравнозначной пары цифр над 8-разрядпыми числами и содержит КС умножения и вспомогательные схемы. При касадироваинн ИКЗ разрядность растет пропорционально квадратному корию от числа использованных ИМС. Например, для умножения двух 16-разрядных чисел необходимо четыре ИКЗ. При этом время умножения 8-, 16-, 32- и 64-разрядных чисел составляет соответственно 2; 4,2; 8,6 и 17,4 мкс.

Управляющая память РП1 содержит 6000 транзисторов и состоит из программируемой логической матрицы (ПЛМ) масочного типа и входных, выходных и вспомогательных регистров. Основное назначение РП1 - построение блоков микропрограммного управления. При этом дополнительного ПЗУ ие требуется, так как МК фиксируется в имеющейся в ИМС ПЛМ, емкость которой составляет 64 24-разрядных слов, выбираемых 24-разрядпьгм адресом. Схема РП1 имеет все необходимые средства для каскадирования как по емкости ПЛМ, так и по разрядности генерируемой МК. Прн этом емкость возрастает пропорционально 64 п, а разрядность - 14л, где п - число используемых ИМС. В зависимости от Записанной в ПЛМ информации различают ИМС РП12-РП15. Информация записывается при изготовлении путем замены технологических масок.

Все описанные ИМС в статическом режиме потребляют 10 мВт, а при частоте 400 кГц - 200 мВт. Совместно с описанными ИМС применнется дву-нанравленный усилитель К531АП2, который служит для согласовании ТТЛ и КМОП-схем, а также для построения двунаправленных приемопередатчиков информации. ~

Серия 588 [1, 301 по структурным и функциональным особенностям подобна 587 серии, однако отличается от нее улучшенными техническими характеристиками (табл. 1.4 и 1.90). Так, например, 16-разрядное арифметическое устройство (ВС1, ИК2, ВС2) имеет 16 регистров общего назначения, что по емкости в 8 раз превышает аналогичный параметр 587 серии. Управляющая память (ВУ1, ИК1, ВУ2) генерирует -13-разрядную МК и содержит программируемую логическую матрицу (ПЛМ) емкостью 100 (151 для ВУ2) 24-разрядных слов, адресуемых 27-разрядным кодом, и ряд вспомогательных регистров. Арифметический расширитель ВР1 (ИКЗ) кроме комбинационной схемы умножения содержит дополнительные блоки, позволяющие быстро выполнять деление по итерационному способу, многоразрядные сдвиги и вспомогательные микрооперации по обработке чисел с плавающей запятой.

Умножитель ВР2 содержит два 16-разрядных регистра операндов, комбинационную схему умножения на 16 разрядов и блок управления.



Ввод операндов н вывод младших и старших разрядов результата осуществляется по 16-разряДной двунаправленной шине данных. Операции выполняются за четыре такта (прием первого и второго операнда, вывод младших и старших разрядов результата). При этом формируются 3 признака: Л (старший разряд произведения), Z (нулевой результат) и С (С= 1, если результат больше чем 2 или меньше чем -2). Магистральный 8-разрЯДный приемопередатчик ВА1 состоит из двух групп усилителей каналов К1 и 1\2, блока контроля четности и схемы управления. Управляют работой ВА1 сигналы С/ и С2 выбора направления передачи данных

Таблица 1.90

ИМС 688 серии


Магистральный приемопередатчик ВА1

Системный контроллер ВГ1 Контроллер ЗУ ВГ2 Арифметический расширитель ВР1 (ИКЗ)

Умножитель 16 X 16 ВР2 Арнлтическое устройство;

ИК2 ВС2

Управляющая память: ВУ1 ИК1 ЁУ2

Многорежимный буферный регистр \Ф\

16 16 16

27X100X24X13 27X100X24X13 27X151X24X 13 8

1,2 1.5

Корпус

2121.28-4

2124.42-1

429.42-1

4118.24-2

2124.42-1 428.42-1

2124.42-1 429.42-1

0.15 2121.28-3

и кристалла (В), сигналы Ф1 и Ф2 формирования бита контроля четности и его инвертирования (И). Прн Сл = Cj = 1 нли В = 1 8-разряД-ные шины К1 и К2 находятся в высокоомном состоянии. При Ci= Cj =1 информация передается от К1 к К2, при Ci= С- 1 - от К2 к К1. а при Ci= С2- О - информация передается в обоих направлениях. Сигналы Ф1 и Ф2 определяют режим формирования нлн контроля четности данных в К1 и К2, а И - его инвертирование.

Системный контроллер ВП служит для согласования процессора, построенного на основе ИМС сернн 588, с интерфейсом Общая шнна микро-ЭВМ Электроника-60 и содержит блоки управления обменом данных, обработкой прерываний, прямым доступом к памяти, двунаправленными магистральными приемопередатчиками, а также блок синхронизации и 5-разрядный регистр микрокоманд с дешифратором. Для управления работой ВП используется ИМС ВУ2 с кодировкой, обозначаемой символом 0005.

Контроллер ЗУВГ2 обеспечивает связь модуля статической оператнв-иой нли постоянной памяти с унифицированным межмодульным параллельным интерфейсом микро-ЭВМ Электроннка-60 , а также может быть использован как селектор адреса в контроллерах внешних устройств.

Регистр ИР1 содержит схему формирования н контроля четности, буфер данных, обеспечивающий перевод выходов ИМС в высокоомиое состояние, и ряд логических элементов управления. Запись й чтение

информации осуществляются по однонаправленным 8-разрядным входным и выходным шинам.

Серию предполагается дополнить программируемой фотошаблонами вентильной матрицей, содержащей набор логических элементов, коммутация которых осуществляется в соответствии с конкретным назначением ИМС, н предназиачениой для реализации контроллеров нестандартных внешних устройств. Все ИМС имеют средства для увеличения разрядности обрабатываемой информации путем каскадирования. Например, разрядность арифметического устройства при каскадировании увеличивается пропорционально 16.

Таблица 1.91

ИМС 589 серии

Функциональное иазначенне

Р, мВт

Тип корпуса

С/о. В

АП16 Шинный формирователь (ШФ) АП26 ШФ инвертирующий ИК01 Блок микропрограммного

управления ИК02 Центральный процессорный

элемент

ИКОЗ Схема ускоренного переноса ИК14 Блок приоритетного прерывания

ИР12 Многорежимный буферный регистр

ХЛ4 Многофункциональное син-хроинзнрующее устройство РА04 Ассоциативное ЗУ РУ01 Оперативное ЗУ 16X4

238.16-2

238.16-2

2123,40-1

2121.28-1

2121,28-1

239.24-2

239.24-2

238.16-2

239.24-2

238.16-2

с/, = 3,6 в для ИР12, для остальных ИМС [/, = 2,4 В.

Высокая степень интеграции, одни низковольтный источник питания, рекордно низкая потребляемая мощность (в статическом режиме потребление одной ИМС составляет 1 мВт), полная совместимость с ТТЛ-и ТТЛШ-сернями и высокая гибкость, обусловленная микропрограммным управлением, позволяют применять ИМС 588 сернн для построения как встроенных, так и автономных мнкро-ЭВМ. В состав серии входят ИМС управляющей памяти с запнсаиными в ПЛМ микропрограммами, реализующие систему команд ряда микро-ЭВМ; например, Электроннка-60 и Электроника НЦ-ЗЬ. Запись микропрограмм производится путем смены технологических масок на заводе-изготовителе ИМС по информации, которую предоставляет заказчик.

Серия 589 [8, 19] состоит из 10 ИМС, основные параметры н назначение которых приведены в табл. 1.4 и 1.91.

Центральный процессорный элемент (ЦПЭ) ИК02 представляет собой 2-разрядиую секцию устройства обработки данных и состоит (рис. 1.26, а) из арифметического устройства Л У; дешифратора Д микрокоманды (МК); 5У-11 регистров общего назначения РОН, обозначаемых символами R0-R9 н Г; двух мультиплексоров МА и MB; регистров адреса РА и данных АС, выводы которых через две схемы совпадения с тремя состояниями подключаются к однонаправленным шинам адреса ША и данных ШД. Обмен информацией осуществляется по четырем входным н двум выходным шннам, а также по ряду входных и выходных каналов, служащих для каскадирования ИМС (табл. 1,92). Все выходы ИМС, кроме



1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 [ 24 ] 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44



ООО «Мягкий Дом» - это Отечественный производитель мебели. Наша профильная продукция - это диваны еврокнижка. Каждый диван можем изготовить в соответствии с Вашими пожеланияи (размер, ткань и материал). Осуществляем бесплатную доставку и сборку.



Звоните! Ежедневно!
 (926)274-88-54 
Продажа и изготовление мебели.


Копирование контента сайта запрещено.
Авторские права защищаются адвокатской коллегией г. Москвы
.