![]() |
Звоните! (926)274-88-54 Бесплатная доставка. Бесплатная сборка. |
Ассортимент тканей График работы: Ежедневно. С 8-00 до 20-00. Почта: soft_hous@mail.ru |
![]() ![]() ![]() |
Читальный зал --> База цифровых устройств §5.3. Микропроцессор серии 1821 (Intel 8085А).........................................260 Структура микропроцессора К1821ВМ85А...............................260 Блок регистров......................................................................................-..............262 Синхронизаш ! и последовательность действий МП....... . ......................267 Система прерываний................................................................ .........270 Система команд МП................................ .......-......................-..........273 Пример выполнения команды.................................................................281 § 5.4. Схемы подключения памяти и внешних устройств к шинам микропроцессорной системы.....................-..............................282 Анализ нагрузочных условий..................................... ...........289 Согласование временных диа1рамм МП и ЗУ...................................................290 Схемы реализации бстусловного программного ввода/вывода.......................293 Схемы реализации условного программного ввода/вывода..........................296 Глава 6. Интерфейсные БИС/СБИС мнкронроцеесорных комплектов........299 § 6.1. Интерфейсы микропроцессорных систем........................................299 Интерфейс (шина) Microbus....................................................................299 Интерфейс И-41................................ .......----------------................300 Интерфейс МПИ ................................................................................................301 § 6.2. Шинные формирователи и буферные регистры................. ............302 Шинные формирователи.....................................302 Буферные регистры..................................................................... .....-................304 § 6.3. Паратлельные периферийные адаптеры............................-...............306 Режим О................................................................ ......309 Режим I........... .................. . ....... ................ ............309 Режим 2..................................... .................... ......312 § 6.4. Программируемые связные адаптеры...................................................315 Структура ПСА...............................................................................320 Выводы и сигналы ПСА.............................. . .................321 Передатчик ПСА... ........ . -..........323 Приемник ПСА......................... 323 § 6.5. Программируемые контроллеры прерываний...................................329 Вложенные прерывания с фиксированными приоритетами входов.... ......329 Прерывания с круговым (циклическим) приоритетом.....................................329 Структура ПКП....................................................... ..... ........ ,и..331 Каскадное вк.тючепие контроллеров.....................................................337 § 6.6. Контроллеры прямого доступа к памяти......... ..............................338 Структура и функции КПДП.................................................................340 Выводы и сигналы контршглера..........................................................................345 § 6.7. Программируемые интервальные таймеры............................................348 Структура ИС ВИ54. .... . . . -.......... .....,......................-348 Глава 7. Программируемые логические матрицы, программируемая матричная логика, базовые матртные кристаллы...........357 § 7.1. Вводные замечания...........................................................................357 § 7.2- Программируемые ло1 ические матрицы и профаммируемая матричная логика (ПЛМ и ПМЛ)...................... .................. .358 Программируемые логические матрицы .......................358 CxL-мотехника ПЛМ..................................................... . - .359 Полгтовка задачи к решению с помощью ПЛМ... ......361 Программирование ПЛМ............... ..362 Упрошенное изображение схем ПЛМ..............-................................ -363 Воспроизиедение скобочных форм переключательных функций . -.364 Программируемая матричная логика................. ... 367 Функциональные разиоиилности ПЛМ и ПМЛ... .368 Схемы с программируемым ныходным буфером.. 368 Схемы с двунаправленными выводами .....370 Схемы с памятью...... -371 ПМЛ с радделяемыми коньюнкторами ,............. ..372 ПМЛ серии К1556.. .............. 373 Пример подгогокки задачи к решению с нолюшью ПМЛ. ..375 Пример более сложной cTpVKiypbi PLD , .-......... .......377 § 7.3. Базовые матричные кристаллы (вентильные матрицы с масочным программированием).. ...............380 Классификация БМК.. ..383 Параметры БМК .......388 Глава 8. Современные н перспективные БИС/СВИС со сложными программируемыми и рспро1раммируемымн структурами (FPGA, CPLD, FLEX, SOC и др.).............................................................391 § S.I. Общие сведения................................................................-..... - 39J Кчассификация по конструктиино-технологическому тину про1 раммируемых элементов..........................................................................392 § 8.2- Программируемые пользователем вентильные матрицы (FPGA).......397 Логические блоки KPGA... .....398 Блоки ввода/вывода FPGA.... .....402 Системы мсжсоедииепий FPGA.. ................ ........404 Области применения FPGA и других СБИС ПЛ.. .410 Построение реконфигурируемых систем..... , . .410 Задачи логической эмуляции.......... ... ..... , . . .410 Построение ли(амически рекофи1урируемых систем. .411 Обогащение цифровой }лементной баш.. ............... .412 § 8.3. Сложные программируемые логические схемы (CPLD) и СБИС программируемой логики смешанной архитектуры (FLEX и др.)....... .412 Функциональные блоки CPLD... .413 Системы коммутации CPLD... ..........413 CPLD MAX 7000............................... .....415 Микросхемы семейства FLKX ЮК. .. ....... .........421 Логический элемент.....................................................................................423 § S.4. СБИС программируемой логики типа система на кристалле ...........425 Семейство СБИС типа APEX 2()К/КЕ..... ..427 Семейсмю СБИС типа Virtex..................................... -..42S § 8.5. Параметры и популярные семейства СБИС программируемой логики...................................-........... ........431 Уровень интеграпии (сложность). ............................431 Быстродействие СБИС.......................................................... .432 § 8.6. Интерфейс JTAG. Периферийное сканирование. Программирование в системе (1SP). Конфигурирование СБИС ПЛ...........439 Интерфейс JTAG и периферийное сканирование............... ..............,...439 Программирование н системе....................................................................442 Т1теСЗо1ания к числу допустимых для микросхемы циклов репрограммирования....................................................................................443 Настройка микр1к:хем программируемой логики....................443 Глава 9. Методика и средства проектирования нифровых устройств..........445 § 9.1. Оби1ие сведении.....................................................................................445 Классификация цифровых ИС с точки зрения методов проектирования......446 Области применения СпИС различных типов...................448 § 9.2. Пример ручного проектирования цифрового устройства с использованием прог1таммируемой матричной логики (ПМЛ).................451 Первый этап проектирования... ........................ .......454 Второй этап проектирования.......................455 Третий этап проектирования.. .............455 Четвертый этап......... ..............457 Последний этап проектирования .. .................457 § 9.3. Методика и средства автоматизироватюго проектирования цифровых устройств.................................................458 Средства описания проекта .. ...................... ........459 Языки низкого уровня.. ............. ........460 Языки ВЫС0К01 о уровня....... ......... ....................460 Разделение уеройства на операционный блок и блок управления... ...........460 Этапы проектных процедур......................................... .461 Основные сведения о языке VHDL............................464 Синтаксические конструкции и основные понятия языка.......... .465 Описание проекта iia языке VHDL...... ............. .466 Примеры поведенческих описаний элементов иа языке VHDL .467 Структурный и поведенческий варианты описания проекта...............468 О возможностях и срелс1вах описания типовых узлов цифровой техники ....469 § 9.4. Пример автоматизированною проектирования цифрового устройства с использованием языков описания аппаратуры.......................473 Первый 3TajL. Рассмотрение ТЗ на разрабатываема устройство..................473 Второй этап. Разработка обшей структуры операционного блока... ...474 Третий этап Описаште работы управляюшего автомата............................476 Пояснения к синтаксису AHDL и VHDL программ устройства управления .478
ООО «Мягкий Дом» - это Отечественный производитель мебели. Наша профильная продукция - это диваны еврокнижка. Каждый диван можем изготовить в соответствии с Вашими пожеланияи (размер, ткань и материал). Осуществляем бесплатную доставку и сборку. Звоните! Ежедневно! (926)274-88-54 Продажа и изготовление мебели. Копирование контента сайта запрещено. Авторские права защищаются адвокатской коллегией г. Москвы. |