![]() |
Звоните! (926)274-88-54 Бесплатная доставка. Бесплатная сборка. |
Ассортимент тканей График работы: Ежедневно. С 8-00 до 20-00. Почта: soft_hous@mail.ru |
![]() ![]() ![]() |
Читальный зал --> Особенности интегральных микросхем
Умножитель: 8X8 12X12 16X16 Сумматор Ассоциативное ЗУ Блок обмена информацией (ВВ1) интерфейса (ВВ2) Адаптер последовательного интерфейса Коммутатор магистралей CL/C = 0; регистра расширения РР, построенного иа основе триггеров с внутренней задержкой, переключающихся по нарастанию CL/C прн условии, что ИМС выбрана {CS = 0), н двух дешифраторов признака нуля и микрооперации ДО и ДМО. Обмен информацией осуществляется по дьум дву)1аправленным информационным шинам А н В; шиие управления ШУ, ![]() Рис. по которой в ИМС поступает 8-разрядный код микрооперации (МО) и управляющие сигналы, и вспомогательным одно- и двунаправленным выводам (табл. 1.122). Управляет ИМС код МО, состоящий из двух полей {F0, F1, F2, F3) и {F4, F5, F6, F7). Первое поле задает способ формирования внутренних признаков SS к SG w выбирает микрофункцию (МФ), реализуемую АБ, перечень которых приведен в табл. 1.123, где символами Л, S и Р обозначены коды, хранящиеся в регистрах РА, РВ и РР соответственно, а символ ф означает суммирование по модулю 2. Все Обозначение выводов Назначение выводов ИМС 1802ВС1 (номер вывода) АО... AJ и ВО ... В7 F0 ... F7 С1 О и 5 В ZR CLK 0W L0RI LIR0 RIL0 ROLI ED CHS СНВ СО Р и G CS Двунаправленные инверсные выводы (три состояния) информационных шин А н В (41, 1, 3, 5, 18, 20, 22, 24, 40, 42, 2, 4, 19, 21, 23 и 25) Входы кода микрооперации (6...9, 14... 17) Вход переноса АБ (10) Входы для подключения источника питания ( и 32) Выход (открытый коллектор) признака нулевого результата (12) Вход синхросигнала (13) Выход (открытый коллектор) признака переполнения (26) Выход (открытый коллектор) признака F (27) Двунаправленные инверсные левые и правые входы - выходы (три состояния) сдвигателей С А н CP (рис. 1.33, а). В ряде МО LIRO служит для индикации переноса СЗ из младшей тетрады, который можно использовать для реализации десятичной арифметики (28, 39, 37 и 38) Вход разрешения выдачи данных на шины А к В (29) 1> выбора старшего кристалла (30) управления инверсией старшего разряда (31) Выход переноса (33) Инверсные выходы управления групповым переносом (34, 35) Вход выбора кристалла (36) Таблица 1.123
0 0 0 0 Конъюнкция (КОН) а.м а (В V р) 0 0 0 1 Вычитание кодов не /5-)-(1 ...1) + a + bvp) + по маске (ВЧН) с -f ci 0 0 10 Инверсия л (ИНА) Л + С/ ip + вр+ ci 0 0 11 Вычитание кодов (ВЧК) л + М -f С/ а + bp + €1 0 10 0 Сложение полей не (а\/ р) + bp + по маске (СПИ) (1...1) + ci + ci 0 (а7) (В7) 1 аТ 1 л7 1 Л? ® В7
МФ делятся иа три типа: L = f [А, М)д, L = / {A,M)jp и L = = / (л, В, Р), где L - код на выходе АБ (рис. 1.33, а). Выбор типа МФ АБ и сдвигателей осуществляется полем (F4 - F7) в соответствии с табл. 1.124, из которой следует, что при {F4, F5, F6, FT) = (1, 1, 1, 1) в лб выполняется МФ типа L = / (л, В, Р), результат которой без сдвига (т. е. Ri = Li) передается на выход СА и при (ID) (CS) = 1 передается на шииы л и В (с инверсией). При этом на выходе L1R0 индицируется перенос СЗ из младшей тетрады, содержимое РР не изменяется, а выводы LORI, ROLI и RILO переходят в высокоомиое состояние (отмечены в табл. 1.124 символом О)- При {F4, F5, F6, F7) = (0,0.0, 1) или (О, О, 1, 1) в л5 выполняется МФ типа L = / (л, M)\nfp= [ [А, Р), в которой в качестве второго операнда используется содержимое PP. Результаты МФ выдаются без сдвига на шины л и В, а при {F4, F5, F6, F7) = = (0,0, 1, 1)ещеи фиксируются в РР (Р, = /., ). При остальных значениях второго поля в АБ выполняются МФ типа L = / (л, М)\/д = = / (л, В). Выполнение МО сопровождается генерацией признаков МФ (SS, SG) и МО (F, 0W, ZR). Признак вычитания SS равен 1 в тех случаях, когда на сумматор АБ подается поразрядная инверсия одного из операндов. Признак SG является результатом логической операции над старшими разрядами л7 и в7 операндов л и В и вырабатывается только при МФ типа L = f (А, В). Признак F генерируется только в старшей ИМС (CHS = 1) при условии ее выбора {(CHS) (CS) 1) и равен выдвигаемому или вдвигаемому разряду при сдвигах и переносу СО из старшего и седьмого разрядов в остальных МФ. При вычитании (SS = 1) значение сигнала на выходе сумматора А Б инвертируется {С0ф88)\ = = СО® 1 = СОГ а при (CS) iCHS) = 1 всегда = 1. Признак переполнения 01F формируется в старшей выбранной ИМС, для которой (CS) (CHS) = 1 (для остальных ИМС 0W 1), путем суммирования по модулю 2 переносов из седьмого н шестого разрядов сумматора (СО и С6). Для МФ с левым сдвигом суммируются также и два старших разряда с выхода АБ (L7 и L6), из которых может возникать переполнение. Признак ZR нулевого результата формируется во всех выбранных ИМС (при CS = 1 ZP всегда равен 1) в соответствии с выражениями ZR= h (Ri V mPi); m = (F4) (F5) {F6) (FT), что позволяет в операциях типа l = / (л, в, Р) анализировать на нулЬ любую группу разрядов путем задания Соответствующей маски в РР, а в операциях типа L = j (А, М) анализировать на нуль все слово. Для ускорения распространения переноса при каскадировании ИМС предусмотрены выводы Р и G управления групповым переносом, сигналы на которых формируются по выражениям Р = & [AiM Mi) V (CS); 1=0 g = (л,л1, V V AiMi & (л/ V М,)) (CS), где л,- к Ml - цифры, поступающие на j-й разряд сумматора (( = 0,7). Таблица 1.124
0000 Сдвиг арифметиче- / (А, В) ROLI Р7 Pi РО Вход ский, левый (САЛ) 0001 Операция с сохране- / (.А, Р) О Р7 Pi РО О нием РР (ОРС) 0010 Операция с загруз- / (А, В) О L7 Li ЬО О кой РР (ОЗР) ООН Операция с РР (ОРР) / (-4, Р) О 1-7 Li Lo О 0100 Сдвиг циклический f (А, В) ROLI Р7 Pi РО Вход левый (СЦЛ) 0101 Сдвиг арифметиче- Вход Р7 Pi РО PILO ский правый (САП) ОНО Сдвиг циклический Р7 и Р6 Р ((-1) ROLI Вход левый с РР (РСЛ) ROLI 0111 Сдвиг арифметиче- Вход RILO Р (i+1) PI Ро ц ский правый с РР RILO (РАП) 1000 . Сдвиг расширенный Вход Р7 Pi РО RILO правый (СРП) 1001 Сдвиг расширенный ROLI Р7 Pi РО Вход левый (СРЛ) 1010 Сдвиг расширенный Вход RILO Р (i-fl) PI РО правый с РР (РРП) RILO 1011 Сдвиг расширенный Р7 н Р6 Р (i+l) ROLI Вход левый с РР (РРЛ) ROLI 1100 Сдвиг циклический Вход Р7 Р1 РО RILO правый (СЦП) 1101 Операция со словом О Р7 Pi РО О (ОПС) 1110 Сдвиг циклический Вход R1L0 Р , Р1 РО н правый с РР (РЦП) RILO ИП Операция с полем I (А, В, Л Р7 Р; РО О (ОПП) Р)
Примеры выполнения МФ АБ приведены в табл. 1.125 при условии что ИМС выбрана (CS = 0). Если ИМС ие выбрана (CS = 1), то ко входу С/ подключается выход СО, вследствие чего СО = С/. При этом Р = = 1, а О = О, что обеспечивает передачу переноса и по схеме ускоренного переноса. Сигналы Р и G можно использовать при выполнении байтовых операций, так как их значения определяются только цифрами байта нз регистров РА, PS и PP. Следует, однако, помнить, что в ИМС они генерируются с инверсией (рис. 1.33, а). Цикл работы ВС1 начинается с приема операндов в РЛ и РВ во время действия сигнала CLK = 1 (рис. 1.33, б). Для надежной фиксации операндов необходимо их установить на шинах Л и В за время 4 до спада CLK к удерживать в течение времени после спада. При этом сигнал ED, разрешающий выдачу информации на шины Л и В, необходимо удерживать в запрещающем состоянии в течение времени t. Далее в соответствии с управляющими сигналами в ИМС выполняеЛя заданная МО, результат которой по сигналу ED= О выдается на шины Л и В и по нарастанию CLIC при CS = О фиксируется в РР (если это предусмотрено в выполня- Продолжение табл. 1.124 ![]() Значения признаков МО L6 (СО е С6) V {L7 © L6) СО @ SS со ® С6 со ® С6 СО ® С6 (СО ® С6) V (L7 ® L6) О СО @ SS СО ® SS L7 LORI L7 LORT LORI L7 LORI LORj CO ® SS LORj CO © SS (CO © C6) V (L7 © L6) 0 (CO @ C6) V (L7 ® L6) (CO ® C6) V (L7 ® L6) 0 CO @ C6 0 CO @ C6 емой MO). После этого начинается цикл выполнения следующей МО. Временные параметры ВС1 приведены в табл. 1,126, а временная диаграмма, поясняющая их,- на рис. 1.33,6. Для упрощения диаграммы в ряде случаев одни и те же символы использованы для обозначения различных временных характеристик. Арифметический расширитель предназначен для выполнения однотактиого сдвига кода на произвольное число разрядов н формирования номера разряда, хранящего первую слева единицу. Регистры общего назначения ИР1 емкостью шестнадцать 4-разрядиых слов состоят из общего накопителя М, двух дешифраторов дел и дев и 16 схем И с тремя состояниями. Режимы работы ИМС задают сигналы WA, RA и ЕС А по каналу Л и аналогичные сигналы по каналу В. При ЕСА (RA) X X (Ч7Л) = 1 осуществляется выдача кода с регистра шину ДЛ. При £СЛ (/?А) (ГЛ) = = 1 код с шины ДЛ записывается в регистр Ri. Как в первом, так и втором случаях номер i регистра задается кодом иа входе А А. При ЕСА = О RA должно быть равно1ГЛ. В противном случае усилители чтения и записи находятся в открытом сэстоянии, что может вызвать неправильную работу ИМС. Неопределенная ситуация в работе ИМС может возникнуть при записи информации в одну н ту же ячейку по каналам Л и В. В остальных случаях сигналы управления по каналам Л и В являются независимыми и не оказывают взаимного влияния. При RA (1УЛ) = 1 или ЕСА = 1 взаимодействие с накопителем по каналу Л прерывается и шина переходит в высокоомное состояние. Запоминающие элементы накопителя построены на триггерах без внутренней задержки, вследствие чего Запись осуществляется потенциальным сигналом и не зависит от его фронтов. Последовательный умножитель предназначен для выполнения операции умножения двух 8-разрядных чисел и операции деления 16-разряд-иого делимого на 8-разрядный делитель. Увеличение разрядности обрабатываемых чисел осуществляется каскадированием нескольких ИМС, Выполняются указанные операции путем многократного применения операции суммирования и сдвига. Результат имеет 16-разрядиый формат: 16-разрядное произведение или 8-разрядное частное и такой же остаток,
ООО «Мягкий Дом» - это Отечественный производитель мебели. Наша профильная продукция - это диваны еврокнижка. Каждый диван можем изготовить в соответствии с Вашими пожеланияи (размер, ткань и материал). Осуществляем бесплатную доставку и сборку. Звоните! Ежедневно! (926)274-88-54 Продажа и изготовление мебели. Копирование контента сайта запрещено. Авторские права защищаются адвокатской коллегией г. Москвы. |