Звоните! 
 (926)274-88-54 
 Бесплатная доставка. 
 Бесплатная сборка. 
Ассортимент тканей

График работы:
Ежедневно. С 8-00 до 20-00.
Почта: soft_hous@mail.ru
Читальный зал -->  Программные средства foundation 

1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116 117 118 119 120 121 122 123 124 125 126 127 128 129 130 131 132 133 134 135 136 137 138 139 140 141 142 143 144 145 146 147 148 149 150 151 152 153 154 155 156 157 158 159 160 161 162 163 164 165 166 167 168 169 170 171 172 173 174 175 176 177 178 [ 179 ] 180 181 182 183 184 185 186 187 188 189 190 191 192 193 194 195 196 197 198 199 200 201 202 203 204 205 206 207 208 209 210 211 212 213 214 215 216 217 218 219 220 221 222 223 224 225 226 227 228 229 230 231 232 233 234 235 236 237 238 239 240 241 242 243 244 245 246 247 248 249 250 251 252 253 254 255 256 257 258 259 260 261 262 263 264 265 266 267 268 269 270 271 272 273 274 275 276 277 278 279 280 281 282 283 284 285 286 287 288 289 290 291 292 293 294 295 296 297 298 299 300 301 302 303 304 305 306 307 308 309 310 311 312 313 314 315 316 317 318 319 320 321 322 323 324 325 326 327 328 329 330 331 332 333 334 335 336 337 338 339 340 341 342 343 344 345 346 347 348 349 350 351 352 353 354 355 356 357 358 359

Содержание

Глава 6.

Примеры проектирования комбинационных схем..............................553

6.1. Примеры проектирования на основе стандартных блоков.........................554

6.1.1. Устройство быстрого сдвига...............................................................554

6.1.2. Простой шифратор для получения чисел с плавающей точкой.......557

6.1.3. Двойной приоритетный шифратор.......................................................561

6.1.4. Расширение компараторов...................................................................562

6.1.5. Компаратор с управляемым режимом работы...................................564

6.2. Примеры проектирования схем с использованием языка ABEL

и их реализация в ПЛУ.........................................................................................566

6.2.1. Устройство быстрого сдвига...............................................................566

6.2.2. Простой шифратор для получения чисел с плавающей точкой.......569

6.2.3. Двойной приоритетный шифратор.......................................................571

6.2.4. Расширение компараторов...................................................................573

6.2.5. Компаратор с управляемым режимом работы...................................575

6.2.6. Счетчик числа единиц..........................................................................578

6.2.7. Ифа в крестики и нолики.....................................................................579

6.3. Примеры проектирования с использованием языка VHDL.......................588

6.3.1. Устройство быстрого сдвига...............................................................588

6.3.2. Простой шифратор для получения чисел с плавающей точкой.......596

6.3.3. Двойной приоритетный шифратор.......................................................600

6.3.4. Расширение компараторов...................................................................602

6.3.5. Компаратор с управляемым режимом работы...................................604

6.3.6. Счетчик числа единиц..........................................................................606

6.3.7. Ифа в крестики и нолики.....................................................................609

Задачи.............................................................................................................-........616

Глава 7.

Принципы проектирования

последовательностных логических схем.................................................619

7.1. Элементы сдвумя устойчивыми состояниями...........................................621

7.1.1. Цифровой подход.................................................................................622

7.1.2. Аналоговый подход..............................................................................622

7.1.3. Неустойчивое равновесие...................................................................624

7.2. Защелки и триггеры.......................................................................................625

7.2.1. SR-защелка............................................................................................626

7.2.2. SR-защелка............................................................................................629

7.2.3. SR-защелка с входом разрешения.......................................................630

7.2.4. D-защелка..............................................................................................631

7.2.5. D-триггер, переключающийся по фронту...........................................632

7.2.6. Переключающийся по фронту D-триггер с входом разрешения.....636

7.2.7. Тестируемый триггер............................................................................636



7.2.8. Двухтактный SR-триггер....................................................................638

7.2.9. Двухтактный JK-триггер.......................................................................639

7.2.10. Ж-триггер, переключающийся по фронту ......................................641

7.2.11. Т-триггер..............................................................................................642

7.3. Анализ тактируемых синхронных конечных автоматов.............................644

7.3.1. Структура конечного автомата............................................................644

7.3.2. Выходная логика...................................................................................645

7.3.3. Характеристические уравнения...........................................................646

7.3.4. Анализ конечных автоматов с D-триггерами.....................................647

7.3.5. Анализ конечных автоматов на JK-триггерах.....................................656

7.4. Проектирование тактируемых синхронных конечных автоматов.............658

7.4.1. Пример составления таблицы состояний............................................659

7.4.2. Минимизация числа состояний............................................................664

7.4.3. Кодирование состояний........................................................................665

7.4.4. Синтез с использованием D-триггеров...............................................669

7.4.5. Синтез с использованием Ж-триггеров.............................................673

7.4.6. Дальнейшие примеры проектирования на основе D-триггеров........677

7.5. Проектирование конечных автоматов

с помощью диаграмм состояний........................................................................682

7.6. Синтез конечных автоматов на основе списка переходов.........................690

7.6.1. Уравнения переходов............................................................................690

7.6.2. Уравнения возбуждения.......................................................................692

7.6.3. Варианты схем.......................................................................................692

7.6.4. Реализация конечного автомата..........................................................693

7.7. Другой пример проектирования конечного автомата.................................693

7.7.1. Ифа на угадывание...............................................................................693

7.7.2. Неиспользуемые состояния................................................................696

7.7.3. Кодирование состояний выходными комбинациями.........................697

7.7.4. Кодирование безразличных состояний...........................................699

7.8. Разбиение конечных автоматов на блоки....................................................701

7.9. Последовательностные схемы с обратной связью....................................704

7.9.1. Анализ....................................................................................................704

7.9.2. Анализ схем с несколькими цепями обратной связи.........................709

7.9.3. Гонки......................................................................................................711

7.9.4. Таблицы состояний и таблицы потока.................................................713

7.9.5. Анализ работы D-триггера в КМОП-исполнении...............................716

7.10. Проектирование последовательностных схем с обратной связью........717

7.10.1. Защелки...............................................................................................717

7.10.2. Составление таблицы потока для схемы классического образца ..719

7.10.3. Минимизация таблицы потока............................................................722

7.10.4. Кодирование состояний, гарантирующее отсутствие гонок...........722

7.10.5. Уравнения возбуждения.....................................................................726

7.10.6. Существенные источники опасности................................................727

7.10.7. Краткие выводы..................................................................................730

7.11. Особенности проектирования последовательностных схем

на языке ABEL......................................................................................................731



7.11.1. Регистровые выходы..........................................................................731

7.11.2. Диафаммы состояний........................................................................733

7.11.3. Внешняя память состояния................................................................739

7.11.4. Задание выходных сигналов автомата Мура.......................... ...........739

7.11.5. Задание сигналов на выходах типа Мили и

на конвейерных выходах с помощью оператора WITH...............................741

7.11.6. Проверочные векторы.......................................................................744

7.12. Особенности проектирования последовательностных схем

на языке VHDL......................................................................................................747

7.12.1. Последовательностные схемы с обратной связью.........................747

7.12.2. Тактируемые схемы............................................................................749

Обзор литературы.................................................................................................751

Упражнения............................................................................................................753

Задачи.....................................................................................................................757

Глава 8.

Практическая разработка схем последовательностной логики.....767

8.1. Стандарты документации на последовательностные схемы.....................767

8.1.1. Общие требования................................................................................767

8.1.2. Условные обозначения.........................................................................768

8.1.3. Описание конечных автоматов............................................................769

8.1.4. Временные диафаммы и временные парамефы...............................770

8.2. Защелки и триггеры.......................................................................................775

8.2.1. Защелки и триггеры в ИС малой степени интеграции........................775

8.2.2. Защита от дребезга при переключении...............................................776

8.2.3. Простейшая схема защиты от дребезга.............................................777

8.2.4. Шинный фиксатор уровня....................................................................779

8.2.5. Многоразрядные регистры и защелки................................................780

8.2.6. Описание регистров и защелок на языке ABEL

и их реализация в ПЛУ..............................................................................,.....784

8.2.7. Описание регисфов и защелок на языке VHDL................................788

8.3. Последовательностные ПЛУ.......................................................................792

8.3.1. Биполярные последовательностные ПЛУ..........................................792

8.3.2. Последовательностные устройства типа GAL...................................796

8.3.3. Временные характеристики ПЛУ........................................................801

8.4. Счетчики.........................................................................................................804

8.4.1. Счетчики с последовательным переносом........................................805

8.4.2. Синхронные счетчики........................................................................806

8.4.3. Счетчики в ИС средней степени интефации и их применение......... 807

8.4.4. Декодирование состояний двоичного счетчика.............................. 815

8.4.5. Описание счетчиков на языке ABEL и их реализация в ПЛУ..........317

8.4.6. Описание счетчиков на языке VHDL..................................................820

8.5. Регистры сдвига.............................................................................................825

8.5.1. Структура регисфасдвига...................................................................825

8.5.2. Регисфы сдвига в ИС средней степени интефации..........................827

8.5.3. Самое распросфаненное в мире применение регисфов сдвига......832



1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116 117 118 119 120 121 122 123 124 125 126 127 128 129 130 131 132 133 134 135 136 137 138 139 140 141 142 143 144 145 146 147 148 149 150 151 152 153 154 155 156 157 158 159 160 161 162 163 164 165 166 167 168 169 170 171 172 173 174 175 176 177 178 [ 179 ] 180 181 182 183 184 185 186 187 188 189 190 191 192 193 194 195 196 197 198 199 200 201 202 203 204 205 206 207 208 209 210 211 212 213 214 215 216 217 218 219 220 221 222 223 224 225 226 227 228 229 230 231 232 233 234 235 236 237 238 239 240 241 242 243 244 245 246 247 248 249 250 251 252 253 254 255 256 257 258 259 260 261 262 263 264 265 266 267 268 269 270 271 272 273 274 275 276 277 278 279 280 281 282 283 284 285 286 287 288 289 290 291 292 293 294 295 296 297 298 299 300 301 302 303 304 305 306 307 308 309 310 311 312 313 314 315 316 317 318 319 320 321 322 323 324 325 326 327 328 329 330 331 332 333 334 335 336 337 338 339 340 341 342 343 344 345 346 347 348 349 350 351 352 353 354 355 356 357 358 359



ООО «Мягкий Дом» - это Отечественный производитель мебели. Наша профильная продукция - это диваны еврокнижка. Каждый диван можем изготовить в соответствии с Вашими пожеланияи (размер, ткань и материал). Осуществляем бесплатную доставку и сборку.



Звоните! Ежедневно!
 (926)274-88-54 
Продажа и изготовление мебели.


Копирование контента сайта запрещено.
Авторские права защищаются адвокатской коллегией г. Москвы
.